數(shù)字電路與系統(tǒng)實驗教程

出版時間:2008-1  出版社:北京郵電  作者:唐志宏  頁數(shù):304  

內(nèi)容概要

本書是《數(shù)字電路與系統(tǒng)》課程的實驗教材。旨在通過實驗,使讀者對《數(shù)字電路與系統(tǒng)》所介紹的數(shù)字電路基礎(chǔ)知識有較為全面的認(rèn)識和掌握。全書共分8章。第1章內(nèi)容為數(shù)字電路基礎(chǔ)及邏輯門;第2章內(nèi)容為組合邏輯電路;第3章內(nèi)容為觸發(fā)器;第4章內(nèi)容為時序邏輯電路;第5章內(nèi)容為存儲器和可編程邏輯器件;第6章內(nèi)容為555定時器;第7章內(nèi)容為數(shù)/模與模/數(shù)轉(zhuǎn)換;第8章內(nèi)容為數(shù)字系統(tǒng)設(shè)計。    本書在實驗內(nèi)容的安排上,注意貫徹從實際出發(fā)、由淺入深、深入淺出、加強學(xué)生動手實踐能力等原則。在電路的分析、設(shè)計與實現(xiàn)部分,采用一個題目多種方案對比的實現(xiàn)方式,從驗證、設(shè)計等多個角度,教授系統(tǒng)的開發(fā)技巧,反復(fù)訓(xùn)練學(xué)生的分析問題和解決問題的能力,為進一步學(xué)習(xí)其他的專業(yè)課程打下堅實的基礎(chǔ)。另外,在每個實驗?zāi)┒几接幸欢〝?shù)量的思考題目,以啟發(fā)學(xué)生的思路,擴展學(xué)生的視野,加深學(xué)生的實驗印象。    本書可供普通高校、高職技術(shù)院校的電子、計算機、自控等專業(yè)作為實驗教材或教學(xué)參考書。

書籍目錄

第1章 數(shù)字電路基礎(chǔ)及邏輯門  1.1 基本邏輯運算和邏輯門  1.2 復(fù)合邏輯運算和邏輯門 1.3 集成邏輯門  1.3.1 CMOS集成邏輯門  1.3.2 TTL集成邏輯門  1.4 集成邏輯門的選擇和使用  1.4.1 集成邏輯門電路系列及型號命名法  1.4.2 集成邏輯門的使用 1.5 實驗  實驗1 邏輯門基本邏輯功能驗證  實驗2 邏輯門應(yīng)用  實驗3 用VHDL語言描述邏輯門電路實驗第2章 組合邏輯電路 2.1 組合邏輯電路設(shè)計 2.2 加法器 2.3 數(shù)值比較器 2.4 編碼器和譯碼器  2.4.1 編碼器  2.4.2 譯碼器 2.5 數(shù)據(jù)選擇器和數(shù)據(jù)分配器  2.5.1 數(shù)據(jù)選擇器  2.5.2 數(shù)據(jù)分配器 2.6 實驗  實驗1 由邏輯門構(gòu)成的組合邏輯電路的設(shè)計  實驗2 加法器和數(shù)值比較器綜合實驗  實驗3 編碼器和譯碼器綜合實驗  實驗4 數(shù)據(jù)選擇器和數(shù)據(jù)分配器綜合實驗  實驗5 用VHDL語言描述組合邏輯電路實驗第3章 觸發(fā)器 3.1 電平觸發(fā)器  3.1.1 基本RS觸發(fā)器  3.1.2 時鐘D觸發(fā)器 3.2 邊沿觸發(fā)器  3.2.1 D觸發(fā)器  3.2.2 JK觸發(fā)器 3.3 實驗  實驗1 電平觸發(fā)器的功能驗證及應(yīng)用  實驗2 邊沿觸發(fā)器的功能驗證及應(yīng)用  實驗3 用VHDL語言描述觸發(fā)器實驗第4章 時序邏輯電路 4.1 時序邏輯電路的分析和設(shè)計 4.2 米里型電路和摩爾型電路 4.3 計數(shù)器 4.4 寄存器 4.5 實驗  實驗1 時序邏輯電路設(shè)計  實驗2 MSL計數(shù)器及其應(yīng)用  實驗3 MSL通用移位寄存器及其應(yīng)用  實驗4 用VHDL語言描述時序邏輯電路實驗第5章 存儲器和可編程邏輯器件 5.1 隨機存取存儲器  5.1.1 靜態(tài)隨機存取存儲器  5.1.2 動態(tài)隨機存取存儲器 ……第6章 555定時器第7章 數(shù)/模和模/數(shù)轉(zhuǎn)換第8章 數(shù)字系統(tǒng)設(shè)計附錄A 數(shù)字電路實驗儀介紹附錄B 預(yù)習(xí)報告、實驗報告的寫作內(nèi)容附錄C VHDL編程語言簡介附錄D MAX+plus II軟件的使用附錄E 常用集成電路引腳排列圖參考文獻

圖書封面

評論、評分、閱讀與下載


    數(shù)字電路與系統(tǒng)實驗教程 PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7