出版時(shí)間:2007-1 出版社:機(jī)械工業(yè)出版社 作者:王開(kāi)軍、姜宇柏 頁(yè)數(shù):294 字?jǐn)?shù):471000
內(nèi)容概要
目前隨著對(duì)電路功能及性能要求的不斷提高,傳統(tǒng)的簡(jiǎn)單集成電路已不能滿(mǎn)足設(shè)計(jì)者的需求,所以在功能要求不斷提高的背景下,可編程器件逐漸成為廣大硬件工程師所必需的設(shè)計(jì)器件。 本書(shū)通過(guò)先對(duì)Altem公司的CPLD/FPGA的介紹,使讀者對(duì)可編程器件有一個(gè)深入的了解;然后通過(guò)標(biāo)準(zhǔn)VHDL的介紹,并且穿插具體工程的實(shí)例,使讀者對(duì)VHDL有一個(gè)準(zhǔn)確的掌握,不再對(duì)可編程器件感到神秘,而且能夠達(dá)到輕松上手的目的。 本書(shū)內(nèi)容豐富、全面系統(tǒng)、實(shí)用性很強(qiáng),可以使讀者快速全面地掌握vHDL設(shè)計(jì)的知識(shí)。本書(shū)既可以作為高等學(xué)校相關(guān)專(zhuān)業(yè)的教材或參考書(shū),同時(shí)也可以作為廣大硬件電路設(shè)計(jì)工程師必不可少的工具書(shū)或培訓(xùn)教材。
書(shū)籍目錄
叢書(shū)序前言第1章 可編程器件及Altera公司可編程器件簡(jiǎn)介 1.1 可編程邏輯器件簡(jiǎn)介 1.2 Altera系列器件簡(jiǎn)介 1.3 如何根據(jù)項(xiàng)目選擇器件第2章 硬件描述語(yǔ)言簡(jiǎn)介 2.1 硬件描述語(yǔ)言的由來(lái)和發(fā)展 2.2 各種硬件描述語(yǔ)言的介紹及特點(diǎn) 2.3 VHDL的基本語(yǔ)法第3章 Altera公司QuartusⅡ介紹 3.1 QuartusⅡ簡(jiǎn)介 3.2 QuartusⅡ安裝及界面介紹第4章 組合邏輯電路設(shè)計(jì) 4.1 組合邏輯電路概述 4.2 我在第一個(gè)項(xiàng)目中遇到的問(wèn)題 4.3 典型的組合邏輯電路分析 4.4 工程師們的經(jīng)驗(yàn)第5章 時(shí)序邏輯電路的設(shè)計(jì) 5.1 時(shí)序是一切硬件工作的基礎(chǔ) 5.2 設(shè)計(jì)中應(yīng)考慮的時(shí)序問(wèn)題 5.3 典型的時(shí)序邏輯電路分析與描述 5.4 怎樣才能避免潛在的危險(xiǎn) 5.5 工程師們的經(jīng)驗(yàn)第6章 有限狀態(tài)機(jī) 6.1 什么是狀態(tài)機(jī) 6.2 有限狀態(tài)機(jī)分類(lèi)及VHDL描述 6.3 有限狀態(tài)機(jī)的編碼 6.4 有限狀態(tài)機(jī)的VHDL設(shè)計(jì) 6.5 狀態(tài)機(jī)與時(shí)序邏輯電路 6.6 典型狀態(tài)機(jī)電路的VHDL描述 6.7 工程師們的經(jīng)驗(yàn)第7章 典型的VHDL設(shè)計(jì)解析 7.1 分頻電路 7.2 倍頻電路 7.3 多位加法器電路 7.4 偽隨機(jī)序列發(fā)生器 7.5 并/串轉(zhuǎn)換器 7.6 FIF0存儲(chǔ)器 7.7 雙向數(shù)據(jù)轉(zhuǎn)換器 7.8 數(shù)字頻率計(jì)第8章 電路的仿真 8.1 什么是電路的仿真 8.2 ModelSim功能介紹 8.3 怎樣寫(xiě)VHDL測(cè)試基準(zhǔn) 8.4 一個(gè)功能仿真實(shí)例第9章 基于FPGA/CPLD的VHDL設(shè)計(jì)經(jīng)驗(yàn)總結(jié) 9.1 養(yǎng)成良好的編程習(xí)慣 9.2 怎樣優(yōu)化你的程序 9.3 FPGA/CPLD的設(shè)計(jì)和優(yōu)化 9.4 系統(tǒng)級(jí)層次式設(shè)計(jì)參考文獻(xiàn)
圖書(shū)封面
評(píng)論、評(píng)分、閱讀與下載
面向CPLD/FPGA的VHDL設(shè)計(jì) PDF格式下載
250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版