數(shù)字電子技術(shù)

出版時間:2011-1  出版社:北京大學出版社  作者:楊源生,蔣然 主編  頁數(shù):259  

內(nèi)容概要

本書是根據(jù)首批國家示范性高職建設(shè)院校的課程建設(shè)要求,以培養(yǎng)高素質(zhì)、高技能型人才,結(jié)合現(xiàn)代數(shù)字電子技術(shù)的發(fā)展趨勢而編寫的。    本書內(nèi)容包括:數(shù)字電子技術(shù)理論基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖信號的產(chǎn)生與變換、數(shù)/模與模/數(shù)轉(zhuǎn)換、實驗與應用實訓。書中安排了大量的實驗和實訓項目,可供實踐選做。    本書可作為機電、汽車、計算機、信息、應用電子類各專業(yè)教材,也可供成人教育、職業(yè)培訓等使用。

書籍目錄

第1章 數(shù)字電子技術(shù)理論基礎(chǔ) 1.1 數(shù)制與碼制    1.1.1 數(shù)制    1.1.2 數(shù)制轉(zhuǎn)換    1.1.3 碼制 1.2 邏輯代數(shù)基礎(chǔ)    1.2.1 邏輯變量與邏輯函數(shù)    1.2.2 基本邏輯運算    1.2.3 組合邏輯運算    1.2.4 邏輯代數(shù)的基本定律    1.2.5 邏輯代數(shù)常用公式和基本規(guī)則 1.3 邏輯函數(shù)的表示方法及相互轉(zhuǎn)換    1.3.1 邏輯函數(shù)的表示方法    1.3.2 各種表示方法間的相互轉(zhuǎn)換 1.4 邏輯函數(shù)的代數(shù)化簡法 1.5 邏輯函數(shù)的卡諾圖化簡法    1.5.1 邏輯函數(shù)最小項表達式    1.5.2 邏輯函數(shù)的卡諾圖表示法    1.5.3  用卡諾圖化簡邏輯函數(shù)    1.5.4 具有無關(guān)項的邏輯函數(shù)化簡第2章 邏輯門電路  2.1 基本邏輯門電路    2.1.1  與門電路    2.1.2 或門電路    2.1.3 非門電路  2.2 復合邏輯門電路    2.2.1  與非門電路    2.2.2 或非門電路    2.2.3 與或非門電路    2.2.4 異或門電路    2.2.5  同或門電路  2.3 其他特殊功能的門電路    2.3.1  集電極開路與非門(OC門)    2.3.2  三態(tài)輸出與非門(TSL門)    2.4 集成邏輯門閑置輸入端的處理第3章 組合邏輯電路  3.1 組合邏輯電路的分析    3.1.1  組合邏輯電路分析的一般方法    3.1.2 分析舉例  3.2 組合邏輯電路的設(shè)計    3.2.1 組合邏輯電路設(shè)計的一般方法    3.2.2 設(shè)計舉例 3.3 編碼器    3.3.1 普通編碼器    3.3.2 優(yōu)先編碼器 3.4 譯碼器    3.4.1 二進制譯碼器    3.4.2 顯示譯碼器第4章 觸發(fā)器 4.1 觸發(fā)器    4.1.1 基本RS觸發(fā)器    4.1.2 同步觸發(fā)器  4.2 主從觸發(fā)器    4.2.1  主從R|s觸發(fā)器    4.2.2 主從JK觸發(fā)器    4.2.3 邊沿觸發(fā)器    4.2.4 維持阻塞正邊沿D觸發(fā)器    4.2.5  CMOS邊沿觸發(fā)器    4.2.6 觸發(fā)器的轉(zhuǎn)換第5章 時序邏輯電路 5.1 時序邏輯電路概述 5.2 時序邏輯電路的分析與設(shè)計    5.2.1  時序邏輯電路的分析方法    5.2.2  同步時序邏輯電路的設(shè)計 5.3 計數(shù)器    5.3.1  同步計數(shù)器    5.3.2 集成同步計數(shù)器    5.3.3 異步計數(shù)器 5.4 寄存器    5.4.1 寄存器  ……第6章 脈沖信號的產(chǎn)生與變換第7章 數(shù)/模與模/數(shù)轉(zhuǎn)換第8章 實驗與應用實訓參考文獻

圖書封面

評論、評分、閱讀與下載


    數(shù)字電子技術(shù) PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7