出版時(shí)間:2008-2 出版社:電子工業(yè)出版社 作者:周潤景,景曉松 編著 頁數(shù):579
Tag標(biāo)簽:無
內(nèi)容概要
本書以Mentor EE 2005 SP3為基礎(chǔ),以具體電路為范例,詳盡講解元器件建庫、原理圖設(shè)計(jì)、布局、布線、仿真、CAM文件輸出等電路板設(shè)計(jì)的全過程,包括原理圖輸入及集成管理環(huán)境的使用(DxDesigner及Design Capture)、中心庫的開發(fā)(Library Manager)、PCB設(shè)計(jì)工具的使用(Expedition PCB),以及高速信號(hào)的仿真工具的使用(Hyperlynx)。為了便于讀者學(xué)習(xí),本書所配光盤中提供了書中的范例及主要中間環(huán)節(jié)的內(nèi)容。 本書適合對(duì)PCB設(shè)計(jì)有一定基礎(chǔ)的中高級(jí)讀者閱讀,也可作為PCB設(shè)計(jì)相關(guān)專業(yè)的教學(xué)用書。
書籍目錄
第1章 Mentor公司PCB板級(jí)系統(tǒng)設(shè)計(jì)第2章 庫管理工具(Library Manager for DxD-Expedition)第3章 原理圖輸入工具DxDesigner第4章 原理圖繪制第5章 DxDesigner后處理第6章 Expedition PCB第7章 PCB布局第8章 PCB布線第9章 高速PCB設(shè)計(jì)知識(shí)第10章 測(cè)試點(diǎn)第11章 創(chuàng)建絲印層第12章 光繪和鉆孔數(shù)據(jù)第13章 生成設(shè)計(jì)文檔第14章 庫管理工具(Library Manager for Design Capture-Expedition)第15章 Design Capture原理圖編輯環(huán)境第16章 Design Capture原理圖設(shè)計(jì)第17章 Design Capture原理圖后處理第18章 新建信號(hào)完整性原理圖第19章 布線前仿真第20章 LineSIM的竄擾及差分信號(hào)仿真第21章 Hyperlynx模型編輯器第22章 布線后仿真(BoardSim)第23章 BoardSim的竄擾及Gbit信號(hào)仿真第24章 多板仿真附錄AMentor WG中常用的名詞術(shù)語
章節(jié)摘錄
第1章 Mentor公司PCB板級(jí)系統(tǒng)設(shè)計(jì)1.1 概述電子技術(shù)的發(fā)展日新月異,這種變化主要來自芯片技術(shù)的進(jìn)步。隨著深亞微米技術(shù)的廣泛應(yīng)用,半導(dǎo)體工藝日趨物理極限,超大規(guī)模集成電路成為芯片設(shè)計(jì)和應(yīng)用的主流。對(duì)電子系統(tǒng)而言,工藝和規(guī)模的變化產(chǎn)生了許多新的設(shè)計(jì)瓶頸,這使得電子系統(tǒng)設(shè)計(jì)師面臨更多的壓力和挑戰(zhàn),即不僅要求縮短產(chǎn)品的上市時(shí)間,而且要保證產(chǎn)品的高質(zhì)量、高性能。此外,隨著電子技術(shù)的不斷發(fā)展,產(chǎn)品的復(fù)雜程度不斷提高,這就造成了產(chǎn)品上市時(shí)間與開發(fā)周期之間的矛盾。要解決這一矛盾,就必須避免冗長的設(shè)計(jì)過程,將過去串行工作方式轉(zhuǎn)變成并行工作方式,使設(shè)計(jì)工作更加有效,從而縮短產(chǎn)品開發(fā)周期。Expedition PCB是Mentor Graphics公司針對(duì)小型企業(yè)用戶開發(fā)的工作于Windows NT/2000平臺(tái)的EDA設(shè)計(jì)工具,其PCB設(shè)計(jì)功能強(qiáng)大,又非常易于使用。它涵蓋了從設(shè)計(jì)創(chuàng)建、版圖布局到產(chǎn)品加工的設(shè)計(jì)過程,同時(shí)使設(shè)計(jì)者可以進(jìn)行簡單的高速電路分析、板級(jí)熱分析、庫開發(fā)與管理等,充分滿足了項(xiàng)目組的需求。Expedition提供了優(yōu)秀的無網(wǎng)格布線器及最新的先進(jìn)技術(shù),如擴(kuò)展的設(shè)計(jì)復(fù)用工具、改進(jìn)的微孔檢查及功能管理的參數(shù)化設(shè)計(jì)能力等,以增強(qiáng)設(shè)計(jì)的可制造性并大幅度縮短設(shè)計(jì)時(shí)間。該系列工具中采用業(yè)界領(lǐng)先的AutoActive布局布線技術(shù),可將基于形狀的自動(dòng)布線與交互布線功能結(jié)合到單一、易用的設(shè)計(jì)環(huán)境中,可將一個(gè)復(fù)雜的交互和自動(dòng)布線時(shí)間從幾周縮短到幾小時(shí)。實(shí)踐證明,AutoActive的特性可有效提高布通率,縮短布線時(shí)間,提高設(shè)計(jì)質(zhì)量與可制造性。Expedition統(tǒng)一的設(shè)計(jì)環(huán)境將FPGA設(shè)計(jì)與PCB設(shè)計(jì)完整地結(jié)合在一起,將FPGA設(shè)計(jì)結(jié)果自動(dòng)生成PCB設(shè)計(jì)中的原理圖符號(hào)和幾何封裝,大大提高設(shè)計(jì)師的設(shè)計(jì)效率。
編輯推薦
《Mentor高速電路板設(shè)計(jì)與仿真》適合對(duì)PCB設(shè)計(jì)有一定基礎(chǔ)的中高級(jí)讀者閱讀,也可作為PCB設(shè)計(jì)相關(guān)專業(yè)的教學(xué)用書。
圖書封面
圖書標(biāo)簽Tags
無
評(píng)論、評(píng)分、閱讀與下載
Mentor高速電路板設(shè)計(jì)與仿真 PDF格式下載