Xilinx ISE 9.X FPGA/CPLD設(shè)計(jì)指南

出版時(shí)間:2007-8  出版社:人民郵電  作者:薛小剛  頁(yè)數(shù):376  
Tag標(biāo)簽:無(wú)  

內(nèi)容概要

  《Xilinx ISE 9.X FPGA/CPLD設(shè)計(jì)指南》以FPGA/CPLD設(shè)計(jì)流程為主線,詳細(xì)闡述了ISE集成開發(fā)環(huán)境的使用,并提供了多個(gè)示例進(jìn)行說(shuō)明。書中在介紹FPGA/CPLD概念和設(shè)計(jì)流程的基礎(chǔ)上,依次論述了工程管理與設(shè)計(jì)輸入、仿真、綜合、約束、實(shí)現(xiàn)與布局布線、配置調(diào)試等在ISE集成環(huán)境中的實(shí)現(xiàn)方法和技巧?!禭ilinx ISE 9.X FPGA/CPLD設(shè)計(jì)指南》結(jié)合作者多年工作經(jīng)驗(yàn),立足于工程實(shí)踐,選用大量典型實(shí)例,并配有一定數(shù)量的練習(xí)題。隨書配套光盤收錄了所有實(shí)例的完整工程目錄、源代碼、詳細(xì)操作步驟和使用說(shuō)明,便于讀者邊學(xué)邊練,提高實(shí)際應(yīng)用能力。

書籍目錄

第1章 FPGA設(shè)計(jì)簡(jiǎn)介1.1 FPGA結(jié)構(gòu)簡(jiǎn)介1.2 最新FPGA產(chǎn)品──Virtex-51.3 Virtex-5應(yīng)用簡(jiǎn)介1.4 實(shí)踐──探索FPGA內(nèi)部結(jié)構(gòu)1.5 FPGA核心設(shè)計(jì)流程1.6 FPGA設(shè)計(jì)工具簡(jiǎn)介1.7 實(shí)踐──運(yùn)行第一個(gè)ISE實(shí)例1.8 Xilinx FPGA設(shè)計(jì)資源1.9 小結(jié)1.10 問題與思考第2章 ISE集成開發(fā)環(huán)境示例2.1 示例背景2.2 新建工程2.3 新建源代碼2.4 設(shè)計(jì)仿真2.5 完成設(shè)計(jì)2.6 時(shí)序約束2.7 設(shè)計(jì)實(shí)現(xiàn)以及驗(yàn)證時(shí)序約束2.8 位置約束以及重新實(shí)現(xiàn)2.9 配置FPGA2.10 使用Core Generator實(shí)現(xiàn)設(shè)計(jì)2.11 小結(jié)2.12 問題與思考第3章 仿真工具3.1 ModelSim的用戶接口3.2 ModelSim仿真窗口綜述3.3 仿真環(huán)境的建立3.4 一個(gè)簡(jiǎn)單的仿真示例3.5 ModelSim中的調(diào)試方法3.6 ModelSim的其他常用操作3.7 ISim的示例演示3.8 小結(jié)3.9 問題與思考第4章 邏輯綜合以及Xplorer4.1 XST綜述4.2 Xplorer4.3 小結(jié)4.4 問題與思考第5章 約束5.1 概述5.2 時(shí)序約束5.3 分組約束5.4 約束編輯器──Constraints Editor5.5 引腳與區(qū)域約束編輯器──PACE5.6 約束文件5.7 小結(jié)5.8 問題與思考第6章 配置和運(yùn)行FPGA設(shè)計(jì)6.1 概述6.2 FPGA配置簡(jiǎn)介6.3 配置文件的種類6.4 iMPACT的使用6.5 System ACE配置方案簡(jiǎn)介6.6 小結(jié)6.7 問題與思考第7章 在線邏輯分析儀ChipScope Pro7.1 概述7.2 ChipScope Pro簡(jiǎn)介7.3 ChipScope Pro的使用流程7.4 ChipScope Pro Core Inserter 應(yīng)用實(shí)例7.5 ChipScope Pro Analyzer7.6 ChipScope Pro Serial IO Toolkit7.7 小結(jié)7.8 問題與思考第8章 其他ISE集成工具8.1 布局規(guī)劃器──Floorplanner8.2 FPGA底層編輯器──FPGA Editor8.3 功耗評(píng)估工具XPower8.4 時(shí)序分析器──Timing Analyzer8.5 小結(jié)8.6 問題與思考第9章 基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)9.1 PicoBlaze嵌入式系統(tǒng)示例9.2 MicroBlaze嵌入式系統(tǒng)示例9.3 參考資料與網(wǎng)上資源9.4 小結(jié)9.5 問題與思考第10章 ISE實(shí)戰(zhàn)──I2C接口設(shè)計(jì)10.1 I2C總線簡(jiǎn)介10.2 I2C總線應(yīng)用實(shí)例──AT24C系列EEPROM10.3 I2C總線控制器設(shè)計(jì)詳解10.4 小結(jié)10.5 問題與思考

編輯推薦

  《Xilinx ISE 9.X FPGA/CPLD設(shè)計(jì)指南》可作為高等院校通信工程、電子工程、計(jì)算機(jī)、微電子與半導(dǎo)體學(xué)等專業(yè)的教材,也可作為硬件工程師和IC工程師的實(shí)用工具書。

圖書封面

圖書標(biāo)簽Tags

無(wú)

評(píng)論、評(píng)分、閱讀與下載


    Xilinx ISE 9.X FPGA/CPLD設(shè)計(jì)指南 PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7