出版時間:2006-8 出版社:人民郵電出版社 作者:陳建鐸
內(nèi)容概要
本書全面介紹計算機硬件基礎、微型計算機原理、匯編語言程序設計、接口技術(shù)與應用。內(nèi)容包括計算機的組成與工作過程、基本邏輯電路、16/32位微處理器的組成與工作原理、IA-64微處理器的組成與特點、存儲器體系結(jié)構(gòu)、x86指令系統(tǒng)與匯編語言程序設計、數(shù)據(jù)輸入輸出方式、總線技術(shù)、常用接口電路、A/D與D/A轉(zhuǎn)換、常用外部設備與多媒體技術(shù)等。在編寫過程中,始終把組成原理與應用技術(shù)結(jié)合在一起,以便學生學以致用。 本書可作為高等院校理工科各類專業(yè)本科學生的教材,也可供大專、高職和各類工程技術(shù)人員使用。
書籍目錄
第1章 計算機基礎知識 1.1 計算機的產(chǎn)生與發(fā)展 1.1.1 計算機的產(chǎn)生 1.1.2 計算機的發(fā)展 1.2 計算機的類型、特點與應用 1.2.1 計算機的類型、特點與性能指標 1.2.2 計算機的應用與發(fā)展趨勢 1.3 計算機中數(shù)的表示與運算 1.3.1 二進制數(shù)的表示與運算 1.3.2 二進制數(shù)與其他進制數(shù)之間的轉(zhuǎn)換 1.3.3 十進制數(shù)與字符的二進制數(shù)編碼 1.3.4 原碼、補碼、反碼及運算法則 1.3.5 定點數(shù)與浮點數(shù) 1.4 邏輯運算與電路 1.4.1 邏輯運算 1.4.2 門電路 1.4.3 觸發(fā)器 1.4.4 組合邏輯電路 1.4.5 時序電路 1.5 計算機的基本組成原理與工作過程 1.5.1 計算機的基本組成原理 1.5.2 指令與程序 1.5.3 程序執(zhí)行過程 練習題 第2章 微處理器組成原理 2.1 8086 微處理器的內(nèi)部組成 2.1.1 內(nèi)部組成 2.1.2 存儲器管理 2.2 8086引腳信號與總線周期 2.2.1 引腳信號 2.2.2 總線周期 2.3 8086微處理器工作方式 2.3.1 最小工作模式 2.3.2 最大工作模式 2.3.3 中斷請求與響應 2.3.4 總線請求與響應 2.3.5 復位與啟動 2.4 80486微處理器內(nèi)部組成與工作方式 2.4.1 主要功能與特點 2.4.2 內(nèi)部組成 2.4.3 80486工作方式 2.4.4 存儲器管理 2.4.5 高速緩沖存儲器(Cache) 2.4.6 浮點運算器 2.5 Pentium微處理器 2.5.1 Pentium微處理器概述 2.5.2 Pentium微處理器內(nèi)部結(jié)構(gòu)與工作方式 2.6 64位微處理器的組成與特點 2.6.1 IA-64微處理器基本組成 2.6.2 EPIC技術(shù) 2.6.3 Itanium處理器內(nèi)部組成與特點 練習題 第3章 存儲器體系結(jié)構(gòu) 3.1 存儲器概述 3.1.1 微型計算機存儲器分類 3.1.2 存儲器的主要性能指標 3.1.3 存儲器的組成與讀寫過程 3.2 隨機存取存儲器RAM 3.2.1 基本存儲單元 3.2.2 隨機存取存儲器舉例 3.2.3 雙口存儲器 3.3 只讀存儲器ROM 3.3.1 固定只讀存儲器ROM 3.3.2 可編程只讀存儲器PROM 3.3.3 可改寫只讀存儲器EPROM 3.3.4 電擦除與Flash快閃只讀存儲器 3.3.5 只讀存儲器舉例 3.4 存儲器與CPU的連接 3.4.1 存儲器擴展 3.4.2 8086 CPU與存儲器的連接 3.4.3 80486 CPU與存儲器的連接 3.5 存儲器系統(tǒng)組成 3.5.1 存儲器的層次結(jié)構(gòu) 3.5.2 “Cache-主存”結(jié)構(gòu) 3.5.3 “主存-輔存”結(jié)構(gòu) 3.6 磁表面存儲器 3.6.1 磁表面存儲器工作原理 3.6.2 磁記錄方式 3.6.3 磁帶存儲器 3.6.4 磁盤存儲器 3.7 光盤存儲器 3.7.1 光盤存儲器概述 3.7.2 光盤存儲器的組成與工作原理 練習題 第4章 指令系統(tǒng)與匯編語言程序設計第5章 數(shù)據(jù)輸入/輸出方式第6章 總線技術(shù)第7章 并行I/O接口第8章 中斷控制第9章 串行I/O接口第10章 定時器/計數(shù)器第11章 DMA控制器第12章 A/D和D/A轉(zhuǎn)換第13章 常用外部設備與多媒體技術(shù)附錄參考文獻
圖書封面
評論、評分、閱讀與下載