數(shù)字電路

出版時(shí)間:2005-2  出版社:華南理工大學(xué)出版社  作者:余志新,徐娟 編  頁數(shù):253  

前言

  本書是根據(jù)全國高等教育自學(xué)考試委員會(huì)電類專業(yè)委員會(huì)提出的教學(xué)要求和廣東省高等教育自學(xué)考試委員會(huì)“‘脈沖與數(shù)字電路’自學(xué)考試大綱”編寫的?!  稊?shù)字電路》是電氣、電子計(jì)算機(jī)應(yīng)用和自動(dòng)控制類各專業(yè)的一門重要的技術(shù)基礎(chǔ)課,其特點(diǎn)是既有自身的理論分析體系,又有很強(qiáng)的實(shí)踐性。由于高等工業(yè)??频呐囵B(yǎng)目標(biāo)是造就面向基層的應(yīng)用型高級專門人才,因此就更應(yīng)強(qiáng)調(diào)教學(xué)內(nèi)容的實(shí)用性?! 榇?,本書在內(nèi)容選擇上力求做到以下幾點(diǎn): ?。?)對基本概念、基本方法的闡述清楚、明確。不涉及與器件應(yīng)用無直接聯(lián)系的內(nèi)容,列舉典型例題,以便讀者加深對各知識(shí)要點(diǎn)的理解,并可熟練應(yīng)用?! 。?)在闡述集成電路時(shí)重點(diǎn)介紹其外部特性和使用方法;削減小規(guī)模集成電路的內(nèi)容,擴(kuò)充中、大規(guī)模集成電路的內(nèi)容,使本書的內(nèi)容既顯得比較精練,又基本適應(yīng)當(dāng)前脈沖數(shù)字技術(shù)的發(fā)展現(xiàn)狀?! 。?)在電路的分析計(jì)算方面,強(qiáng)調(diào)物理概念,介紹實(shí)用的工程計(jì)算的方法,使分析計(jì)算更具有實(shí)用性?! ”緯趦?nèi)容的敘述上除盡量做到深入淺出,突出重點(diǎn)外,還在每一章的小結(jié)中進(jìn)一步強(qiáng)調(diào)了本章的重點(diǎn)內(nèi)容和各個(gè)知識(shí)點(diǎn)問的聯(lián)系,每章后面還附有較多的習(xí)題;同時(shí),另編配套的學(xué)習(xí)指導(dǎo)書,以便自學(xué)和自我檢查。  本書第1~5章由余志新編寫,第6~8章由徐娟編寫。余志新?lián)沃骶?,?fù)責(zé)全書的修改與定稿。吳淑泉副教授審閱了全書,并提出了寶貴意見,在此表示衷心的感謝?! ”緯﹨⒓尤珖叩冉逃婎悓I(yè)自學(xué)考試的人員使用外,也可供各類高等學(xué)校同類??频膸熒褂?,并可供工程技術(shù)人員參考。

內(nèi)容概要

本書是根據(jù)全國高等教育自學(xué)考試委員會(huì)電類專業(yè)委員會(huì)提出的教學(xué)要求和廣東省自學(xué)考試委員會(huì)“‘脈沖與數(shù)字電路’自學(xué)考試大綱”編寫的。主要內(nèi)容有:數(shù)制與編碼、邏輯函數(shù)及其化簡、邏輯門電路、組合邏輯電路、時(shí)序邏輯電路、集成觸發(fā)器、脈沖信號的產(chǎn)生與整形、大規(guī)模集成電路、ADC和DAC等。書中有較多例題、習(xí)題,各章均附有小結(jié),有利于自學(xué)。     本書可作為電類專業(yè)自學(xué)考試或普通??平虒W(xué)用書,也可供有關(guān)的科技人員參考。

書籍目錄

1 數(shù)字電路基礎(chǔ)  1.1 數(shù)制和碼制    1.1.1 常用數(shù)制及其相互轉(zhuǎn)換    1.1.2 碼制  1.2 邏輯代數(shù)基礎(chǔ)    1.2.1 邏輯代數(shù)的3種基本運(yùn)算    1.2.2 邏輯代數(shù)的公式和基本法則    1.2.3 邏輯代數(shù)的基本規(guī)則  1.3 邏輯函數(shù)的化簡    1.3.1 邏輯函數(shù)的最簡形式    1.3.2 邏輯函數(shù)的公式化簡法    1.3.3 用卡諾圖化簡邏輯函數(shù)  1.4 具有無關(guān)項(xiàng)的邏輯函數(shù)及其化簡方法  第1章小結(jié)  習(xí)題2 邏輯門電路  2.1 分立元件門電路    2.1.1 半導(dǎo)體二極管和三極管的開關(guān)特性    2.1.2 分立元件門電路  2.2 CMOS集成門電路    2.2.1 CMOS反相器    2.2.2 CMOS與非門和或非門    2.2.3 CMOS傳輸門和雙向模擬開關(guān)    2.2.4 CMOS三態(tài)門    2.2.5 CMOS異或門    2.2.6 CMOS電路的系列產(chǎn)品和使用方法  2.3 TTL集成門電路    2.3.1 TTL反相器    2.3.2 TTL與非門和集電極開路門(OC門)    2.3.3 TTL電路的改進(jìn)系列及其他雙極性門電路  2.4 CMOS和TTL門電路的性能比較及相互連接    2.4.1 CMOS和TTL門電路的性能比較    2.4.2 CMOS和TTL門電路的連接  第2章小結(jié)  習(xí)題3 組合邏輯電路  3.1 組合電路的分析方法和設(shè)計(jì)方法    3.1.1 組合電路的分析方法    3.1.2 組合邏輯電路的一般設(shè)計(jì)方法  3.2 編碼器和譯碼器    3.2.1 編碼器    3.2.2 譯碼器  3.3 數(shù)據(jù)選擇器  3.4 加法器和數(shù)值比較器    3.4.1 加法器    3.4.2 數(shù)值比較器  3.5 用中規(guī)模集成電路實(shí)現(xiàn)組合電路的設(shè)計(jì)    3.5.1 數(shù)據(jù)選擇器的應(yīng)用    3.5.2 譯碼器的應(yīng)用    3.5.3 全加器的應(yīng)用  3.6 組合邏輯電路中的競爭冒險(xiǎn)現(xiàn)象  第3章小結(jié)  習(xí)題4 集成觸發(fā)器  4.1 基本RS觸發(fā)器    4.1.1 用門電路構(gòu)成的基本RS觸發(fā)器    4.1.2 集成基本RS觸發(fā)器  4.2 時(shí)鐘觸發(fā)器    4.2.1 脈沖觸發(fā)的時(shí)鐘觸發(fā)器    4.2.2 邊沿觸發(fā)的時(shí)鐘觸發(fā)器  4.3 觸發(fā)器邏輯功能的分類    4.3.1 RS觸發(fā)器的邏輯功能及其表示方法    4.3.2 JK觸發(fā)器的邏輯功能及其表示方法    4.3.3 D觸發(fā)器的邏輯功能及其表示方法    4.3.4 T觸發(fā)器的邏輯功能及其表示方法    4.3.5 觸發(fā)器邏輯功能的轉(zhuǎn)換  4.4 觸發(fā)器的選擇和使用  第4章小結(jié)  習(xí)題5 時(shí)序邏輯電路  5.1 時(shí)序電路的分析  5.2 寄存器和移位寄存器    5.2.1 寄存器    ……6 脈沖信號的產(chǎn)生與整形7 大規(guī)模集成電路8 數(shù)/模和模/數(shù)轉(zhuǎn)換附錄參考文獻(xiàn)

編輯推薦

  《數(shù)字電路》可作為電類專業(yè)自學(xué)考試或普通??平虒W(xué)用書,也可供有關(guān)的科技人員參考。

圖書封面

評論、評分、閱讀與下載


    數(shù)字電路 PDF格式下載


用戶評論 (總計(jì)1條)

 
 

  •   質(zhì)量不錯(cuò),書是正版的。
 

250萬本中文圖書簡介、評論、評分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號-7