電子技術(shù)

出版時(shí)間:2012-3  出版社:人民郵電出版社  作者:王建珍  頁(yè)數(shù):330  

內(nèi)容概要

  本書根據(jù)教育部頒布的電子技術(shù)基礎(chǔ)課程的教學(xué)規(guī)范,結(jié)合目前教學(xué)改革的新要求和電子技術(shù)的新發(fā)展,在參編者近幾年教學(xué)改革實(shí)踐總結(jié)的基礎(chǔ)上,為進(jìn)一步提高學(xué)生的綜合素質(zhì)與自主創(chuàng)新能力編寫而成。
  全書分模擬電子技術(shù)篇和數(shù)字電子技術(shù)篇共12章,分別介紹了半導(dǎo)體器件、放大電路、負(fù)反饋放大電路、集成運(yùn)算放大電路及其應(yīng)用、邏輯代數(shù)基礎(chǔ)、邏輯門電路基礎(chǔ)、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖單元電路模-數(shù)和數(shù)-模轉(zhuǎn)換、半導(dǎo)體存儲(chǔ)器與可編程邏輯器件。全書有配合每章教學(xué)的設(shè)計(jì)實(shí)例、技能題和利用EWB等軟件的訓(xùn)練題。
  本書可作為高校電子、計(jì)算機(jī)、電氣、通信、自動(dòng)化等專業(yè)及相關(guān)專業(yè)的通用教材,也可供從事電子與信息技術(shù)工作的工程技術(shù)人員學(xué)習(xí)和參考。高等??茖W(xué)校、高等職業(yè)院校和成人教育學(xué)院同類專業(yè)可對(duì)其中的內(nèi)容進(jìn)行選講。

書籍目錄

第一篇 模擬電子技術(shù)篇
 第1章 半導(dǎo)體器件 
  1.1 半導(dǎo)體基礎(chǔ)知識(shí) 
   1.1.1 本征半導(dǎo)體 
   1.1.2 雜質(zhì)半導(dǎo)體 
   1.1.3 PN結(jié)及其單向?qū)щ娦浴?br />  1.2 半導(dǎo)體二極管 
   1.2.1 二極管的結(jié)構(gòu)和符號(hào) 
   1.2.2 二極管的伏安特性 
   1.2.3 二極管的主要參數(shù) 
   1.2.4 穩(wěn)壓二極管及其應(yīng)用 
  1.3 雙極型晶體管 
   1.3.1 三極管的結(jié)構(gòu)和類型 
   1.3.2 三極管電流控制作用 
   1.3.3 三極管的共射特性曲線 
   1.3.4 三極管的主要參數(shù) 
  1.4 單極型晶體管 
   1.4.1 基本結(jié)構(gòu)和工作原理 
   1.4.2 絕緣柵型場(chǎng)效應(yīng)管的特性曲線 
   1.4.3 絕緣柵型場(chǎng)效應(yīng)管的主要參數(shù) 
  習(xí)題 
  技能題 
  EWB訓(xùn)練題 
 第2章 放大電路 
  2.1 共發(fā)射極放大電路 
   2.1.1 電路的組成 
   2.1.2 直流通路和交流通路 
  2.2 放大電路的靜態(tài)分析(直流分析) 
   2.2.1 圖解法的直流分析 
   2.2.2 解析法的直流分析 
  2.3 放大電路的動(dòng)態(tài)分析(交流分析) 
   2.3.1 圖解法的交流分析 
   2.3.2 微變電路等效法的交流分析 
  2.4 靜態(tài)工作點(diǎn)穩(wěn)定的共發(fā)射極放大電路 
   2.4.1 溫度對(duì)靜態(tài)工作點(diǎn)的影響 
   2.4.2 工作點(diǎn)穩(wěn)定的典型電路 
  2.5 共集電極放大電路 
   2.5.1 電路的結(jié)構(gòu) 
   2.5.2 電路分析 
  2.6 共基極放大電路 
   2.6.1 電路的組成 
   2.6.2 電路分析 
  2.7 場(chǎng)效應(yīng)管放大電路 
  2.8 多級(jí)放大電路 
   2.8.1 多級(jí)放大電路的組成 
   2.8.2 多級(jí)放大電路的耦合方式 
   2.8.3 多級(jí)放大電路電壓放大倍數(shù)的估算 
  2.9 差分放大電路 
   2.9.1 電路的組成 
   2.9.2 差分放大電路的分析 
   2.9.3 具有恒流源的差分放大器 
   2.9.4 差分放大電路輸入、輸出方式的4種組態(tài) 
  2.10 功率放大電路 
   2.10.1 功率放大電路的分類 
   2.10.2 功率放大電路的要求 
   2.10.3 互補(bǔ)對(duì)稱功率放大電路 
  習(xí)題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例  
 第3章 負(fù)反饋放大電路 
  3.1 負(fù)反饋放大電路的組成及基本關(guān)系式 
   3.1.1 負(fù)反饋放大電路的組成 
   3.1.2 負(fù)反饋放大電路的基本關(guān)系式 
   3.1.3 反饋放大電路的類型 
   3.1.4 反饋的判斷 
   3.1.5 負(fù)反饋放大電路的分析 
  3.2 負(fù)反饋對(duì)放大電路性能的影響 
   3.2.1 提高了放大電路增益的穩(wěn)定性 
   3.2.2 減小了非線性失真 
   3.2.3 擴(kuò)展了放大器的通頻帶 
   3.2.4 改變了放大電路的輸入、輸出電阻 
  3.3 負(fù)反饋放大電路應(yīng)用中的幾個(gè)問(wèn)題 
   3.3.1 放大電路引入負(fù)反饋的一般原則 
   3.3.2 深度負(fù)反饋放大電路的特點(diǎn)及性能估算 
   3.3.3 負(fù)反饋放大電路的穩(wěn)定性 
  習(xí)題 
  EWB訓(xùn)練題 
 第4章 集成運(yùn)算放大電路及其應(yīng)用 
  4.1 集成運(yùn)算放大器 
   4.1.1 集成運(yùn)算放大器的組成及各部分的作用 
   4.1.2 集成運(yùn)放的主要性能指標(biāo) 
   4.1.3 理想集成運(yùn)算放大電路 
   4.1.4 集成運(yùn)放的電壓傳輸特性 
  4.2 集成運(yùn)放在信號(hào)方面的應(yīng)用 
   4.2.1 比例運(yùn)算 
   4.2.2 加法與減法運(yùn)算 
   4.2.3 微分與積分運(yùn)算 
   4.2.4 指數(shù)和對(duì)數(shù)運(yùn)算電路 
   *4.2.5 乘法和除法運(yùn)算電路 
   4.2.6 基本運(yùn)算電路應(yīng)用舉例 
  4.3 集成運(yùn)放的非線性應(yīng)用——電壓比較器 
   4.3.1 單限電壓比較器 
   4.3.2 滯回比較器 
   4.3.3 窗口比較器 
  習(xí)題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例 
第二篇 數(shù)字電子技術(shù)  
 第5章 邏輯代數(shù)基礎(chǔ) 
  5.1 概述 
   5.1.1 數(shù)字信號(hào)和模擬信號(hào) 
   5.1.2 數(shù)制及其轉(zhuǎn)換 
   5.1.3 編碼 
  5.2 邏輯代數(shù)中的基本運(yùn)算 
   5.2.1 邏輯代數(shù)的基本概念 
   5.2.2 邏輯代數(shù)中的基本運(yùn)算 
   5.2.3 復(fù)合邏輯運(yùn)算 
  5.3 邏輯函數(shù)及其表示方法 
   5.3.1 邏輯函數(shù)的概念 
   5.3.2 邏輯函數(shù)的表示方法 
   5.3.3 邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式 
  5.4 邏輯代數(shù)的公式、定理及規(guī)則 
   5.4.1 基本公式 
   5.4.2 基本定理 
   5.4.3 邏輯代數(shù)的3個(gè)重要規(guī)則 
  5.5 邏輯函數(shù)的化簡(jiǎn) 
   5.5.1 邏輯函數(shù)的最簡(jiǎn)形式 
   5.5.2 邏輯函數(shù)的代數(shù)化簡(jiǎn)法 
   5.5.3 邏輯函數(shù)的卡諾圖化簡(jiǎn)法 
  5.6 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn) 
   5.6.1 約束項(xiàng)、任意項(xiàng)和邏輯函數(shù)中的無(wú)關(guān)項(xiàng) 
   5.6.2 無(wú)關(guān)項(xiàng)在邏輯函數(shù)中的應(yīng)用 
  習(xí)題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例 
 第6章 邏輯門電路基礎(chǔ) 
  6.1 概述 
  6.2 二極管的開關(guān)特性 
   6.2.1 二極管的理想開關(guān)特性 
   6.2.2 二極管的實(shí)際開關(guān)特性 
  6.3 雙極型三極管的開關(guān)特性 
  6.4 MOS晶體管的開關(guān)特性 
   6.4.1 MOS管的基本開關(guān)電路 
   6.4.2 MOS管的開關(guān)等效電路 
  6.5 基本邏輯門電路 
   6.5.1 二極管與門 
   6.5.2 二極管或門 
   6.5.3 三極管非門 
  6.6 TTL集成門電路 
   6.6.1 TTL與非門的電路結(jié)構(gòu)和工作原理 
   6.6.2 TTL與非門的特性 
   6.6.3 其他類型的TTL與非門電路 
  6.7 CMOS集成邏輯門電路 
   6.7.1 CMOS反相器 
   6.7.2 其他功能的CMOS門電路 
   6.7.3 CMOS集成電路的特點(diǎn) 
  習(xí)題 
  技能題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例 火車站列車優(yōu)先出行電路設(shè)計(jì)  
 第7章 組合邏輯電路 
  7.1 概述 
   7.1.1 組合邏輯電路的特點(diǎn) 
   7.1.2 組合電路邏輯功能的描述 
  7.2 組合邏輯電路的分析方法 
   7.2.1 基本分析方法 
   7.2.2 分析舉例 
  7.3 組合邏輯電路的設(shè)計(jì) 
   7.3.1 組合邏輯電路的設(shè)計(jì)方法 
   7.3.2 設(shè)計(jì)舉例 
  7.4 常用組合邏輯電路 
   7.4.1 編碼器 
   7.4.2 譯碼器 
   7.4.3 數(shù)據(jù)選擇器和分配器 
   7.4.4 加法器 
  7.5 組合邏輯電路中的競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象 
   7.5.1 競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象及其成因 
   7.5.2 如何判斷是否存在競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象 
   7.5.3 消除競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象的方法 
  習(xí)題 
  技能題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例 代碼轉(zhuǎn)換電路 
 第8章 觸發(fā)器 
  8.1 概述 
  8.2 基本RS觸發(fā)器 
   8.2.1 電路結(jié)構(gòu)與工作原理 
   8.2.2 邏輯功能及其描述方法 
  8.3 同步觸發(fā)器 
   8.3.1 同步RS觸發(fā)器 
   8.3.2 同步D觸發(fā)器 
   8.3.3 同步JK觸發(fā)器 
   8.3.4 同步T觸發(fā)器與T′觸發(fā)器 
   8.3.5 同步觸發(fā)器存在的問(wèn)題——空翻 
  8.4 主從觸發(fā)器 
   8.4.1 主從RS觸發(fā)器 
   8.4.2 主從JK觸發(fā)器 
  8.5 邊沿觸發(fā)器 
   8.5.1 邊沿JK觸發(fā)器 
   8.5.2 維持阻塞D觸發(fā)器 
   8.5.3 CMOS邊沿觸發(fā)器 
  8.6 各種觸發(fā)器之間的轉(zhuǎn)換 
   8.6.1 不同類型觸發(fā)器之間轉(zhuǎn)換的方法和轉(zhuǎn)換步驟 
   8.6.2 JK觸發(fā)器轉(zhuǎn)換成其他類型的觸發(fā)器 
   8.6.3 D觸發(fā)器轉(zhuǎn)換成其他類型的觸發(fā)器 
  習(xí)題 
  技能題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例 數(shù)字搶答器的設(shè)計(jì)  
 第9章 時(shí)序邏輯電路 
  9.1 概述 
  9.2 同步時(shí)序邏輯電路的分析和設(shè)計(jì)方法 
   9.2.1 同步時(shí)序邏輯電路的分析方法 
   9.2.2 同步時(shí)序邏輯電路的設(shè)計(jì)方法 
  9.3 若干常用的時(shí)序邏輯電路 
   9.3.1 計(jì)數(shù)器 
   9.3.2 寄存器和移位寄存器 
  習(xí)題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例  
 第10章 脈沖單元電路 
  10.1 脈沖信號(hào)與脈沖電路 
   10.1.1 脈沖信號(hào) 
   10.1.2 脈沖電路 
  10.2 集成邏輯門構(gòu)成的脈沖單元電路 
   10.2.1 施密特觸發(fā)器 
   10.2.2 單穩(wěn)態(tài)觸發(fā)器 
   10.2.3 多諧振蕩器 
  10.3 555定時(shí)器及其應(yīng)用 
   10.3.1 555定時(shí)器的電路結(jié)構(gòu) 
   10.3.2 用555定時(shí)器構(gòu)成施密特觸發(fā)器 
   10.3.3 用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器 
   10.3.4 用555定時(shí)器構(gòu)成多諧振蕩器 
  習(xí)題 
  技能題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例 
 第11章 數(shù)-模和模-數(shù)轉(zhuǎn)換 
  11.1 概述 
  11.2 數(shù)-模轉(zhuǎn)換器(DAC) 
   11.2.1 數(shù)-模轉(zhuǎn)換原理及組成 
   11.2.2 權(quán)電阻網(wǎng)絡(luò)DAC轉(zhuǎn)換器 
   11.2.3 R-2R倒T形電阻網(wǎng)絡(luò)DAC轉(zhuǎn)換器 
   11.2.4 DAC轉(zhuǎn)換器的轉(zhuǎn)換精度與轉(zhuǎn)換速度 
  11.3 模-數(shù)轉(zhuǎn)換器 
   11.3.1 模-數(shù)轉(zhuǎn)換基本原理 
   11.3.2 直接ADC轉(zhuǎn)換器 
   11.3.3 間接ADC轉(zhuǎn)換器 
   11.3.4 ADC轉(zhuǎn)換器的轉(zhuǎn)換精度與轉(zhuǎn)換速度 
  習(xí)題 
  技能題 
  EWB訓(xùn)練題 
  設(shè)計(jì)實(shí)例 高速并行ADC轉(zhuǎn)換系統(tǒng) 
 第12章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件 
  12.1 半導(dǎo)體存儲(chǔ)器 
   12.1.1 只讀存儲(chǔ)器(ROM) 
   12.1.2 隨機(jī)存取存儲(chǔ)器(RAM) 
   12.1.3 存儲(chǔ)容量的擴(kuò)展 
  12.2 可編程邏輯器件(PLD) 
   12.2.1 PLD的基本結(jié)構(gòu) 
   12.2.2 PLD的分類 
   12.2.3 幾種常見的邏輯符號(hào)表示方法 
  12.3 可編程陣列邏輯(PAL) 
   12.3.1 PAL的基本電路結(jié)構(gòu) 
   12.3.2 PAL的輸出電路結(jié)構(gòu)和反饋形式 
  12.4 通用陣列邏輯(GAL) 
   12.4.1 GAL器件的基本電路結(jié)構(gòu) 
   12.4.2 GAL16V8基本結(jié)構(gòu) 
   12.4.3 GAL16V8輸出邏輯宏單元(OLMC) 
  12.5 可編程邏輯器件PLD的開發(fā)過(guò)程 
  習(xí)題 
參考文獻(xiàn)

編輯推薦

  “理論夠用、著眼應(yīng)用”。 本書根據(jù)獨(dú)立學(xué)院的特點(diǎn),針對(duì)學(xué)生學(xué)習(xí)中經(jīng)常遇到的困難問(wèn)題,嘗試采用教、學(xué)、做相結(jié)合的教學(xué)模式,以“理論夠用、著眼應(yīng)用”的觀點(diǎn),編寫了這本以現(xiàn)代電子技術(shù)應(yīng)用為主線,體現(xiàn)學(xué)科技術(shù)新發(fā)展的教材。

圖書封面

評(píng)論、評(píng)分、閱讀與下載


    電子技術(shù) PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7