數(shù)字電路EDA技術(shù)入門與實戰(zhàn)

出版時間:2009-4  出版社:人民郵電出版社  作者:羅朝霞,赫建國 編著  

內(nèi)容概要

  本書從實際應(yīng)用角度出發(fā),以幫助讀者輕松地從數(shù)字電路的傳統(tǒng)分析設(shè)計方法過渡到采用EDA技術(shù)分析和設(shè)計數(shù)字電路為目的,用與傳統(tǒng)數(shù)字電路分析和設(shè)計類比的方法,詳細地介紹了基于EDA技術(shù)的現(xiàn)代數(shù)字電路的分析設(shè)計流程;穿插介紹了VHDL硬件描述語言和QuartusⅡ7.2開發(fā)軟件;同時介紹了最普通的描述數(shù)字電路與系統(tǒng)的模型—有限狀態(tài)機的基本概念、一般描述方法和設(shè)計過程;通過兩個數(shù)字電路與系統(tǒng)設(shè)計的實例,介紹了應(yīng)用可編程器件進行設(shè)計的方法;最后討論了可編程邏輯器件的編程與配置?! ”緯晒氖聰?shù)字電路硬件設(shè)計的工程師閱讀和參考,可作為EDA技術(shù)短訓(xùn)班的教材,也可作為高等院校通信工程、電子工程、計算機應(yīng)用技術(shù)、數(shù)字信號處理等專業(yè)??粕?、本科生或研究生的教材。

書籍目錄

第1章 概述  1.1 數(shù)字電路與系統(tǒng)設(shè)計分類  1.2 傳統(tǒng)數(shù)字電路與系統(tǒng)設(shè)計的主要內(nèi)容  1.3 數(shù)字電路與系統(tǒng)EDA設(shè)計的主要內(nèi)容   1.3.1 可編程邏輯器件   1.3.2 軟件開發(fā)工具   1.3.3 硬件描述語言  1.4 數(shù)字電路與系統(tǒng)EDA設(shè)計的流程  1.5 數(shù)字電路與系統(tǒng)傳統(tǒng)設(shè)計方法和EDA設(shè)計方法的比較 第2章 數(shù)字電路不同描述方法的EDA實現(xiàn)  2.1 數(shù)字電路原理圖輸入設(shè)計方法的EDA實現(xiàn)   2.1.1 用原理圖描述數(shù)字電路   2.1.2 原理圖輸入設(shè)計方法的EDA實現(xiàn)流程  2.2 數(shù)字電路文本輸入設(shè)計方法的EDA實現(xiàn)   2.2.1 用VHDL描述數(shù)字電路   2.2.2 文本輸入設(shè)計方法的EDA實現(xiàn)流程 第3章 組合邏輯電路  3.1 組合電路概述  3.2 組合電路的分析   3.2.1 組合電路的傳統(tǒng)分析方法   3.2.2 利用EDA工具分析組合電路  3.3 組合電路的設(shè)計   3.3.1 組合電路的傳統(tǒng)設(shè)計方法   3.3.2 利用EDA工具設(shè)計組合電路  3.4 常用組合電路的VHDL設(shè)計   3.4.1 門電路   3.4.2 編碼器和譯碼器   3.4.3 數(shù)據(jù)選擇器   3.4.4 三態(tài)門電路 第4章 時序邏輯電路  4.1 時序電路概述   4.1.1 時序電路的電路結(jié)構(gòu)   4.1.2 時序電路的描述方法   4.1.3 時序電路分類  4.2 時序電路的分析   4.2.1 時序電路的傳統(tǒng)分析方法   4.2.2 利用EDA工具分析時序電路  4.3 時序電路的傳統(tǒng)設(shè)計方法   4.3.1 用觸發(fā)器設(shè)計時序電路   4.3.2 用集成移位寄存器設(shè)計時序電路   4.3.3 用集成同步計數(shù)器設(shè)計時序電路   4.3.4 用集成異步計數(shù)器設(shè)計時序電路  4.4 常用時序電路的VHDL設(shè)計   4.4.1 觸發(fā)器   4.4.2 寄存器   4.4.3 計數(shù)器   4.4.4 分頻器   4.4.5 存儲器及其應(yīng)用 第5章 狀態(tài)機設(shè)計 第6章 基于復(fù)雜可編程邏輯器件的交通燈控制電路設(shè)計 第7章 基于現(xiàn)場可編程陣列的信號產(chǎn)生器的設(shè)計 第8章 可編程邏輯器件的編程/配置 參考文獻 

圖書封面

評論、評分、閱讀與下載


    數(shù)字電路EDA技術(shù)入門與實戰(zhàn) PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7