數(shù)字電子技術(shù)基礎(chǔ)

出版時(shí)間:2012-8  出版社:人民郵電出版社  作者:焦素敏 編  頁數(shù):253  

內(nèi)容概要

  《高等職業(yè)教育電子技術(shù)技能培養(yǎng)規(guī)劃教材:數(shù)字電子技術(shù)基礎(chǔ)(第2版)》是為適應(yīng)高職高專人才培養(yǎng)的需要,根據(jù)國家教育部最新制定的高職高專教育數(shù)字電子技術(shù)課程教學(xué)的基本要求而編寫的。在內(nèi)容的編排上,充分考慮到高職高專教育的特點(diǎn),并結(jié)合了現(xiàn)代數(shù)字電子技術(shù)的發(fā)展趨勢?!  陡叩嚷殬I(yè)教育電子技術(shù)技能培養(yǎng)規(guī)劃教材:數(shù)字電子技術(shù)基礎(chǔ)(第2版)》內(nèi)容共分9章,第1章是數(shù)字電子技術(shù)理論基礎(chǔ),第2章是邏輯門電路,第3章是組合邏輯電路,第4章是觸發(fā)器,第5章是時(shí)序邏輯電路,第6章是脈沖波形的產(chǎn)生與變換,第7章是數(shù)模和模數(shù)轉(zhuǎn)換器,第8章是半導(dǎo)體存儲(chǔ)器及可編程邏輯器件,第9章是數(shù)字電路EDA簡介?! ”緯溆屑寄苡?xùn)練、讀圖練習(xí)、綜合訓(xùn)練、實(shí)用資料速查、本章小結(jié)、自我檢測題及參考答案、思考題與習(xí)題等內(nèi)容,以滿足讀者練習(xí)和實(shí)訓(xùn)的需要?! ”緯勺鳛殡娮?、電氣、通信和計(jì)算機(jī)等各專業(yè)的教材,也可供其他非電專業(yè)和成人教育、職業(yè)培訓(xùn)等選用。

書籍目錄

第1章 數(shù)字電子技術(shù)理論基礎(chǔ)1.1 數(shù)字電路概述1.1.1 數(shù)字信號與數(shù)字電路1.1.2 數(shù)字電路的特點(diǎn)1.2 數(shù)制和碼制1.2.1 數(shù)制1.2.2 數(shù)制轉(zhuǎn)換1.2.3 碼制1.3 邏輯函數(shù)及其表示方法1.3.1 邏輯代數(shù)1.3.2 3種基本邏輯運(yùn)算1.3.3 常用的復(fù)合邏輯運(yùn)算1.3.4 邏輯函數(shù)的表示方法及相互轉(zhuǎn)換1.4 邏輯代數(shù)的基本定律和規(guī)則1.4.1 邏輯代數(shù)的基本定律1.4.2 邏輯代數(shù)的基本規(guī)則1.5 邏輯函數(shù)的公式化簡法1.5.1 邏輯函數(shù)的不同表達(dá)方式1.5.2 邏輯函數(shù)的公式化簡法1.6 邏輯函數(shù)的卡諾圖化簡法1.6.1 邏輯函數(shù)的最小項(xiàng)及其表達(dá)式1.6.2 邏輯函數(shù)的卡諾圖表示法1.6.3 用卡諾圖化簡邏輯函數(shù)1.7 具有無關(guān)項(xiàng)的邏輯函數(shù)及其化簡1.7.1 邏輯函數(shù)中的約束項(xiàng)1.7.2 利用無關(guān)項(xiàng)化簡邏輯函數(shù)本章小結(jié)自我檢測題習(xí)題第2章 邏輯門電路2.1 二極管和三極管的開關(guān)特性2.1.1 二極管的開關(guān)特性2.1.2 三極管的開關(guān)特性2.2 基本邏輯門電路2.2.1 3種基本門電路2.2.2 DTL與非門2.3 TTL邏輯門電路2.3.1 TTL與非門的工作原理2.3.2 TTL與非門的外特性及有關(guān)參數(shù)2.4 其他類型的TTL門電路2.4.1 集電極開路與非門(OC門)2.4.2 三態(tài)門(TS門)2.4.3 TTL與或非門和異或門2.5 CMOS反相器門電路2.5.1 MOS管的開關(guān)特性2.5.2 CMOS反相器2.6 其他CMOS門電路2.6.1 CMOS與非門2.6.2 CMOS或非門2.6.3 CMOS傳輸門(TG門)2.7 正負(fù)邏輯問題2.8 門電路在實(shí)際應(yīng)用中應(yīng)注意的問題2.8.1 多余輸入端的處理2.8.2 TTL和CMOS電路外接負(fù)載問題2.8.3 TTL與CMOS電路的接口技術(shù)技能訓(xùn)練 集成門電路邏輯功能的測試實(shí)用資料速查:集成門電路相關(guān)資料本章小結(jié)自我檢測題習(xí)題第3章 組合邏輯電路3.1 組合邏輯電路的分析方法和設(shè)計(jì)方法3.1.1 組合邏輯電路的基本概念3.1.2 組合邏輯電路的分析方法3.1.3 組合邏輯電路的設(shè)計(jì)方法3.2 編碼器3.2.1 編碼器的原理和分類3.2.2 集成編碼器3.3 譯碼器和數(shù)據(jù)分配器3.3.1 譯碼器的原理及分類3.3.2 集成譯碼器3.3.3 數(shù)據(jù)分配器3.4 數(shù)據(jù)選擇器3.4.1 數(shù)據(jù)選擇器的原理3.4.2 集成數(shù)據(jù)選擇器3.5 數(shù)值比較器3.5.1 數(shù)值比較器的原理3.5.2 集成數(shù)值比較器3.6 算術(shù)運(yùn)算電路3.6.1 半加器和全加器3.6.2 集成算術(shù)運(yùn)算電路3.7 組合邏輯電路中的競爭與冒險(xiǎn)3.7.1 產(chǎn)生競爭冒險(xiǎn)的原因3.7.2 冒險(xiǎn)的消除方法技能訓(xùn)練1 組合邏輯電路的設(shè)計(jì)與測試技能訓(xùn)練2 譯碼器的使用技能訓(xùn)練3 編碼器、顯示譯碼器及數(shù)字顯示電路技能訓(xùn)練4 數(shù)據(jù)選擇器實(shí)用資料速查:常用組合邏輯電路功能部件相關(guān)資料本章小結(jié)自我檢測題習(xí)題第4章 觸發(fā)器4.1 觸發(fā)器的電路結(jié)構(gòu)及工作原理4.1.1 基本RS觸發(fā)器4.1.2 同步RS觸發(fā)器4.1.3 主從觸發(fā)器和邊沿觸發(fā)器4.2 觸發(fā)器的功能分類及相互轉(zhuǎn)換4.2.1 觸發(fā)器的功能分類4.2.2 不同類型時(shí)鐘觸發(fā)器的相互轉(zhuǎn)換4.2.3 集成觸發(fā)器及主要參數(shù)技能訓(xùn)練 觸發(fā)器本章小結(jié)自我檢測題習(xí)題第5章 時(shí)序邏輯電路5.1 時(shí)序邏輯電路的基本概念5.2 時(shí)序邏輯電路的分析方法和設(shè)計(jì)方法5.2.1 同步時(shí)序邏輯電路的分析5.2.2 異步時(shí)序邏輯電路的分析5.2.3 同步時(shí)序邏輯電路的設(shè)計(jì)方法5.3 寄存器和鎖存器5.3.1 數(shù)碼寄存器5.3.2 移位寄存器5.3.3 鎖存器5.3.4 寄存器集成電路介紹5.4 計(jì)數(shù)器5.4.1 二進(jìn)制計(jì)數(shù)器5.4.2 十進(jìn)制計(jì)數(shù)器5.4.3 集成計(jì)數(shù)器介紹5.5 節(jié)拍脈沖發(fā)生器技能訓(xùn)練 集成計(jì)數(shù)器及應(yīng)用實(shí)用資料速查:常用時(shí)序邏輯電路功能部件相關(guān)資料本章小結(jié)自我檢測題習(xí)題第6章 脈沖波形的產(chǎn)生與變換6.1 555定時(shí)器6.2 多諧振蕩器6.2.1 由555定時(shí)器組成的多諧振蕩器6.2.2 石英晶體多諧振蕩器6.2.3 多諧振蕩器的應(yīng)用6.3 單穩(wěn)態(tài)觸發(fā)器6.3.1 由555定時(shí)器組成的單穩(wěn)態(tài)觸發(fā)器6.3.2 集成單穩(wěn)態(tài)觸發(fā)器6.3.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用6.4 施密特觸發(fā)器6.4.1 由門電路組成的施密特觸發(fā)器6.4.2 由555定時(shí)器構(gòu)成的施密特觸發(fā)器6.4.3 集成施密特觸發(fā)器6.4.4 施密特觸發(fā)器的應(yīng)用技能訓(xùn)練 555時(shí)基電路讀圖練習(xí) ASCII鍵盤編碼電路綜合訓(xùn)練 數(shù)字鐘的設(shè)計(jì)與實(shí)現(xiàn)本章小結(jié)自我檢測題習(xí)題第7章 數(shù)模和模數(shù)轉(zhuǎn)換器7.1 D/A轉(zhuǎn)換器7.1.1 二進(jìn)制權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器7.1.2 R-2RT型網(wǎng)絡(luò)D/A轉(zhuǎn)換器7.1.3 D/A轉(zhuǎn)換器的主要技術(shù)參數(shù)7.1.4 集成D/A轉(zhuǎn)換器7.2 A/D轉(zhuǎn)換器7.2.1 概述7.2.2 常用的A/D轉(zhuǎn)換器類型7.2.3 集成A/D轉(zhuǎn)換器及其應(yīng)用技能訓(xùn)練1 模數(shù)轉(zhuǎn)換器ADC0809技能訓(xùn)練2 數(shù)模轉(zhuǎn)換器DAC0832讀圖練習(xí)3位半數(shù)字電壓表本章小結(jié)自我檢測題習(xí)題第8章 半導(dǎo)體存儲(chǔ)器及可編程邏輯器件8.1 隨機(jī)存取存儲(chǔ)器(RAM)8.1.1 RAM的結(jié)構(gòu)和工作原理8.1.2 RAM的存儲(chǔ)元8.1.3 RAM的擴(kuò)展8.2 只讀存儲(chǔ)器(ROM)8.2.1 ROM的結(jié)構(gòu)和工作原理8.2.2 ROM的擴(kuò)展8.3 可編程邏輯器件(PLD)8.3.1 概述8.3.2 PAL和GAL8.3.3 CPLD/FPGA簡介本章小結(jié)自我檢測題習(xí)題第9章 數(shù)字電路EDA簡介9.1 HDL入門9.1.1 組合邏輯電路設(shè)計(jì)舉例9.1.2 時(shí)序邏輯電路設(shè)計(jì)舉例9.2 EDA工具軟件MAX+plusⅡ使用入門9.2.1 原理圖輸入設(shè)計(jì)方法9.2.2 文本編輯——VHDL設(shè)計(jì)本章小結(jié)習(xí)題參考文獻(xiàn)

圖書封面

評論、評分、閱讀與下載


    數(shù)字電子技術(shù)基礎(chǔ) PDF格式下載


用戶評論 (總計(jì)0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號-7