出版時(shí)間:2010-8 出版社:冶金工業(yè)出版社 作者:劉志剛,陳小軍 主編 頁數(shù):156
內(nèi)容概要
本書介紹了數(shù)字電路的基礎(chǔ)知識(shí)和常規(guī)內(nèi)容,同時(shí)還介紹了數(shù)字電子技術(shù)的新器件、新技術(shù),其中包括常用中、大規(guī)模數(shù)字集成電路的分析與應(yīng)用,各類常用器件的測(cè)試技能等。全書共分8章,包括數(shù)字電路基礎(chǔ)、門電路、組合邏輯電路的分析與設(shè)計(jì)、觸發(fā)器、時(shí)序邏輯電路的分析與設(shè)計(jì)、脈沖波形的產(chǎn)生和整形、模擬量和數(shù)字量的轉(zhuǎn)換及數(shù)字電子技術(shù)實(shí)驗(yàn)實(shí)訓(xùn)等。 本書深入淺出,重點(diǎn)明確,實(shí)例豐富,可以作為高校電子、通信、光電、計(jì)算機(jī)、電氣及自動(dòng)化等相關(guān)專業(yè)的教學(xué)用書,尤其適合高職高專院校和應(yīng)用型本科院校電氣信息類專業(yè)使用;也可供高級(jí)技術(shù)人員參考或作為相關(guān)工程技術(shù)人員的培訓(xùn)教材及應(yīng)用參考書。
書籍目錄
1 數(shù)字電路基礎(chǔ) 1.1 概述 1.1.1 數(shù)字電路的基本概念及其特點(diǎn) 1.1.2 數(shù)制和碼制 1.2 邏輯代數(shù)中的基本邏輯運(yùn)算 1.2.1 “與”運(yùn)算(AND) 1.2.2 “或”運(yùn)算(OR) 1.2.3 “非”運(yùn)算(NOT) 1.2.4 其他邏輯運(yùn)算 1.3 邏輯代數(shù)的常用公式及基本定理 1.3.1 基本公式 1.3.2 其他常用公式 1.3.3 邏輯代數(shù)的基本定理 1.4 邏輯函數(shù)及其表示方法 1.4.1 邏輯函數(shù) 1.4.2 邏輯函數(shù)的表示方法 1.5 邏輯函數(shù)的化簡(jiǎn) 1.5.1 邏輯函數(shù)的公式法化簡(jiǎn) 1.5.2 邏輯函數(shù)的卡諾圖法化簡(jiǎn) 1.5.3 具有無關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn) 1.6 本章小結(jié) 習(xí)題2 門電路 2.1 分立元件門電路 2.1.1 二極管與門電路 2.1.2 二極管或門電路 2.1.3 三極管非門電路 2.2 集成TTL門電路 2.2.1 TTL與非門電路 2.2.2 TTL與非門的主要技術(shù)參數(shù) 2.2.3 集電極開路與非門和三態(tài)輸出與非門 2.2.4 其他類型的TTL門電路 2.2.5 TTL集成邏輯門電路系列簡(jiǎn)介 2.3集成CMOS門電路 2.3.1 CMOS反相器 2.3.2 CMOS與非門 2.3.3 CMOS漏極開路門(OD門) 2.3.4 CMOS傳輸門 2.3.5 CMOS邏輯門電路的系列及主要參數(shù) 2.4 門電路的接口 2.4.1 TTL門驅(qū)動(dòng)CMOS門 2.4.2 CMOS門驅(qū)動(dòng)TTL門 2.4.3 TTL和CMOS電路帶負(fù)載時(shí)的接口問題 2.4.4 多余輸入端的處理 2.5 本章小結(jié) 習(xí)題3 組合邏輯電路的分析與設(shè)計(jì) 3.1 組合邏輯電路概述 3.2 組合邏輯電路的分析方法 3.2.1 組合邏輯電路的一般分析方法及步驟 3.2.2 組合邏輯電路分析示例 3.3 組合邏輯電路的設(shè)計(jì)方法 3.3.1 組合邏輯電路設(shè)計(jì)方法概述 3.3.2 組合邏輯電路的設(shè)計(jì)舉例 3.4 常用中規(guī)模集成電路 3.4.1 編碼器 3.4.2 譯碼器、數(shù)據(jù)分配器 3.4.3 加法器 3.4.4 數(shù)據(jù)選擇器 3.4.5 一位數(shù)字比較器 3.5 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象 3.5.1 競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象及其產(chǎn)生原因 3.5.2 消除競(jìng)爭(zhēng)冒險(xiǎn)的方法 3.6 本章小結(jié) 習(xí)題4 觸發(fā)器 4.1 觸發(fā)器概述 4.2 觸發(fā)器的電路結(jié)構(gòu)形式 4.2.1 基本RS觸發(fā)器 4.2.2 同步觸發(fā)器 4.2.3 主從觸發(fā)器 4.2.4 維持阻塞邊沿D觸發(fā)器 4.2.5 觸發(fā)器的脈沖工作特性 4.3 觸發(fā)器的邏輯功能及其描述方法 4.3.1 觸發(fā)器按邏輯功能的分類 4.3.2 不同觸發(fā)器邏輯功能的轉(zhuǎn)換 4.4 集成觸發(fā)器 4.4.1 集成觸發(fā)器的主要參數(shù) 4.4.2 集成觸發(fā)器舉例 4.5 本章小結(jié) 習(xí)題5 時(shí)序邏輯電路的分析與設(shè)計(jì) 5.1 時(shí)序邏輯電路概述 5.1.1 時(shí)序邏輯電路的結(jié)構(gòu)特點(diǎn) 5.1.2 時(shí)序邏輯電路的分類 5.1.3 時(shí)序邏輯電路的表示方法 5.2 時(shí)序邏輯電路的分析方法 5.2.1 同步時(shí)序邏輯電路分析舉例 5.2.2 異步時(shí)序邏輯電路分析舉例 5.3 常用的時(shí)序邏輯電路 5.3.1 數(shù)碼寄存器和移位寄存器 5.3.2 計(jì)數(shù)器 5.4 同步時(shí)序邏輯電路的設(shè)計(jì)方法 5.5 本章小結(jié) 習(xí)題6 脈沖波形的產(chǎn)生和整形 6.1 多諧振蕩器 6.1.1 多諧振蕩器的電路原理 6.1.2 石英晶體振蕩器 6.2 單穩(wěn)態(tài)觸發(fā)器 6.2.1 微分型單穩(wěn)態(tài)觸發(fā)器 6.2.2 集成單穩(wěn)態(tài)觸發(fā)器 6.2.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用 6.3 施密特觸發(fā)器 6.3.1 施密特觸發(fā)器的電路組成和工作原理 6.3.2 集成施密特觸發(fā)器及其應(yīng)用 6.4 555定時(shí)器及其應(yīng)用 6.4.1 555定時(shí)器的內(nèi)部結(jié)構(gòu) 6.4.2 555定時(shí)器的應(yīng)用 6.5 本章小結(jié) 習(xí)題7 模擬量和數(shù)字量的轉(zhuǎn)換 7.1 數(shù)/模(D/A)轉(zhuǎn)換器 7.1.1 倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器 7.1.2 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo) 7.1.3 集成D/A轉(zhuǎn)換器AD7520、ADC0832及其應(yīng)用 7.2 模/數(shù)(A/D)轉(zhuǎn)換器 7.2.1 逐次逼近型A/D轉(zhuǎn)換器的工作原理 7.2.2 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo) 7.2.3 集成A/D轉(zhuǎn)換器ADC0809及其應(yīng)用 7.3 本章小結(jié) 習(xí)題8 數(shù)字電子技術(shù)實(shí)驗(yàn)實(shí)訓(xùn) 實(shí)驗(yàn)l TTL與非門的參數(shù)和特性測(cè)試 實(shí)驗(yàn)2 組合數(shù)字電路 實(shí)驗(yàn)3 555定時(shí)器的應(yīng)用 實(shí)驗(yàn)4 中規(guī)模計(jì)數(shù)器 實(shí)驗(yàn)5 波形發(fā)生電路 實(shí)驗(yàn)6 開關(guān)穩(wěn)壓電源控制器SG3524及其應(yīng)用附錄 附錄A TTL和CMOS邏輯門電路的技術(shù)參數(shù) 附錄B 常用邏輯符號(hào)對(duì)照表參考文獻(xiàn)
圖書封面
評(píng)論、評(píng)分、閱讀與下載
數(shù)字電子技術(shù)基礎(chǔ)教程 PDF格式下載