PLD器件與EDA技術(shù)

出版時間:2000-1  出版社:北京廣播學院出版社  作者:李冬梅 著  頁數(shù):202  

內(nèi)容概要

  《PLD器件與EDA技術(shù)》可作為電子類、通信類、計算機類本科生的教學用書,也可供相關(guān)專業(yè)的師生和從事數(shù)字電路系統(tǒng)設計的科技人員自學和參考。在閱讀《PLD器件與EDA技術(shù)》之前,應具備數(shù)字邏輯電路的基礎知識。

書籍目錄

第1章 可編程邏輯器件的硬件結(jié)構(gòu)1.1 可編程邏輯器件概述l.2 MAX7000系列PLD器件的結(jié)構(gòu)與特點1.2.1 基本宏單元(Macroceil) 1.2.2 邏輯陣列塊(Logic Array Block)1.2.3 I/O引腳1.2.4 可編程互連陣列(Programmable Interconneet Array)及I/O控制塊1.2.5 復雜宏單元1.2.5.1 共享擴展乘積項(Sharea.ble Expanders)1.2.5.2 并聯(lián)擴展乘積項(Parallel Expanders)1.2.5.3 異或門控制端1.2.5.4 D觸發(fā)器的時鐘1.2.5.5 D觸發(fā)器的置位(PRN)和清零(CLRN)控制1.2.6 MAX7000E和MAX7000S系列PLD的結(jié)構(gòu)1.2.7 時間特性(Timing)1.3 FLEXlOK系列PLD器件的結(jié)構(gòu)與特點1.3.1 FLEXlOK系列PLD芯片的總結(jié)構(gòu)1.3.2 隱埋陣列塊(EAB)1.3.3 邏輯陣列塊(LAD)1.3.4 邏輯單元(LE) 1.3.5 快速互連通道(FaSt Track Interconnect)1.3.6 I/O單元(I/OElemen亡) 1.3.7 時間特性(Timing)1.3.8 其它應用特點第2章 MAX+plusⅡPLD開發(fā)工具2.1 PLD開發(fā)流程 2.2 電路設計輸入2.3 編譯處理2.4 仿真器(Simulator)2.5 時序分析器(Timing Analyzer)2.6 編程器(Programmer) 2.7 一個綜合例子2.7.1 設計說明……

圖書封面

評論、評分、閱讀與下載


    PLD器件與EDA技術(shù) PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7