數(shù)字系統(tǒng)邏輯設(shè)計(jì)技術(shù)

出版時(shí)間:2009-8  出版社:天津大學(xué)出版社  作者:劉錫海 任長明  頁數(shù):290  

內(nèi)容概要

《數(shù)字系統(tǒng)邏輯設(shè)計(jì)技術(shù)》系統(tǒng)地闡述了數(shù)字系統(tǒng)中邏輯電路的分析與設(shè)計(jì)的方法和技巧,以及常用的邏輯器件在數(shù)字設(shè)計(jì)中的應(yīng)用。全書內(nèi)容有三部分,共分九章。第一部分介紹數(shù)字邏輯設(shè)計(jì)基礎(chǔ)知識(shí)。第二部分介紹中、小規(guī)模集成電路的組合邏輯、時(shí)序邏輯分析與設(shè)計(jì)。第三部分介紹大規(guī)模集成電路邏輯部件和應(yīng)用?!稊?shù)字系統(tǒng)邏輯設(shè)計(jì)技術(shù)》內(nèi)容充實(shí),系統(tǒng)性強(qiáng),并配有一定的實(shí)用例題和習(xí)題,力求理論聯(lián)系實(shí)際?!  稊?shù)字系統(tǒng)邏輯設(shè)計(jì)技術(shù)》可作為大專院校計(jì)算機(jī)、電子及自動(dòng)控制專業(yè)本科生的教材,也可作為相關(guān)專業(yè)工程技術(shù)人員的參考書。

書籍目錄

第一章 數(shù)制與編碼 1.1 進(jìn)位計(jì)數(shù)制 1.2 數(shù)制轉(zhuǎn)換 1.3 數(shù)的原碼,反碼及補(bǔ)碼表示 1.4 定點(diǎn)數(shù)和浮點(diǎn)數(shù) 1.5 編碼第二章 基本邏輯器件 2.1 三種基本邏輯運(yùn)算 2.2 邏輯門電路第三章 布爾代數(shù)基礎(chǔ) 3.1 布爾代數(shù)的基本公式和規(guī)則 3.2 邏輯函數(shù)的性質(zhì) 3.3 邏輯函數(shù)的化簡第四章 邏輯電路的分析 4.1 組合邏輯電路的一般分析方法 4.2 常用組合邏輯單元電路分析第五章 組合邏輯電路的設(shè)計(jì) 5.1 組合邏輯電路設(shè)計(jì)的一般方法 5.2 組合邏輯設(shè)計(jì)中的實(shí)際問題 5.3 組合邏輯電路設(shè)計(jì)舉例 5.4 采用中規(guī)模集成電路的組合邏輯設(shè)計(jì)第六章 實(shí)現(xiàn)記憶的基本電子器件 6.1 基本型觸發(fā)器 6.2 鐘控觸發(fā)器 6.3 主從觸發(fā)器 6.4 維持——阻塞觸發(fā)器 6.5 邊沿觸發(fā)器 6.6 觸發(fā)器類型的轉(zhuǎn)換 6.7 觸發(fā)器的應(yīng)用舉例第七章 時(shí)序電路的分析 7.1 時(shí)序邏輯電路基本概念 7.2 時(shí)序電路的描述——狀態(tài)表和狀態(tài)圖 7.3 時(shí)序電路的分析及舉例第八章 時(shí)序邏輯電路的設(shè)計(jì) 8.1 時(shí)序電路設(shè)計(jì)方法概述 8.2 同步時(shí)序電路的設(shè)計(jì) 8.3 脈沖異步時(shí)序電路的設(shè)計(jì) 8.4 電平異步時(shí)序電路的設(shè)計(jì) 8.5 邏輯電路的競爭與險(xiǎn)象第九章 可編程序邏輯器件PLD 9.1 可編程序邏輯器件PLD電路表示法 9.2 可編程只讀存儲(chǔ)器RPOM 9.3 可編程邏輯陣列PLA 9.4 可編程陣列邏輯PAL 9.5 通用陣列邏輯GAL習(xí)題

圖書封面

評(píng)論、評(píng)分、閱讀與下載


    數(shù)字系統(tǒng)邏輯設(shè)計(jì)技術(shù) PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬本中文圖書簡介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7