出版時(shí)間:2004-4 出版社:電子出版社 作者:陳耀和 頁數(shù):323 字?jǐn)?shù):538000
Tag標(biāo)簽:無
內(nèi)容概要
本書按照一種全新的方式編排內(nèi)容,即按照VHDL語言程序總體結(jié)構(gòu)中實(shí)體、構(gòu)造體、庫、程序包和元件配置等五大相對獨(dú)立設(shè)計(jì)單元內(nèi)容進(jìn)行闡述。首先介紹VHDL語言的基本知識、程序總體結(jié)構(gòu)、實(shí)體和構(gòu)造體語句使用規(guī)則,然后按構(gòu)造體的各種描述方法、庫、程序包、元件配置、各種設(shè)計(jì)共享語句、屬性描述、狀態(tài)機(jī)設(shè)計(jì)和設(shè)計(jì)驗(yàn)證的順序全面詳細(xì)介紹其語法規(guī)則及程序設(shè)計(jì)方法。第10章從6個(gè)方面闡述VHDL語言的編程技巧,第11,12章列舉了74LS系列通用集成電路、工控機(jī)組合邏輯、I/O接口芯片、微處理器等典型設(shè)計(jì)實(shí)例,可供從事集成電路設(shè)計(jì)的工程技術(shù)人員參考,對提高VHDL語言設(shè)計(jì)水平很有幫助。
本書內(nèi)容簡明扼要,范例眾多,通俗易懂??晒└叩仍盒1究粕?、研究生作為教學(xué)參考書,對于集成電路設(shè)計(jì)工程技術(shù)人員來說,它是一本有價(jià)值的參考資料,也可作為有一定專業(yè)基礎(chǔ)的讀者的自學(xué)資料。
書籍目錄
第1章 集成電路設(shè)計(jì)概述 1.1 集成電路技術(shù)發(fā)展的現(xiàn)狀與預(yù)測 1.2 集成電路設(shè)計(jì)方法學(xué)的誕生與發(fā)展 1.3 集成電路設(shè)計(jì)方法的分類 1.4 集成電路設(shè)計(jì)流程 1.5 數(shù)字集成系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)第2章 VHDL語言設(shè)計(jì)基礎(chǔ) 2.1 VHDL語言的由來與特點(diǎn) 2.2 VHDL語言的基礎(chǔ)知識 2.3 VHDL語言的程序結(jié)構(gòu) 2.4 VHDL語言的實(shí)體語句 2.5 VHDL語言構(gòu)造體語句 2.6 VHDL語言構(gòu)造體常用的幾種描述方法 2.7 VHDL語言的邏輯綜合與優(yōu)化 2.8 全加器的仿真 2.9 VHDL語言設(shè)計(jì)環(huán)境 第3章 構(gòu)造體邏輯(數(shù)據(jù)流)描述 3.1 并行信號賦值語句 3.2 信號驅(qū)動源 3.3 VHDL語言的延遲分類 3.4 并行信號賦值語句的特殊形式 第4章 構(gòu)造體的行為描述 4.1 進(jìn)程語句(PROCESS) 4.2 順序控制語句 4.3 過程語句(PROCEDURE) 4.4 REPORT與NULL語句 第5章 構(gòu)造體的結(jié)構(gòu)描述 5.1 元件(COMPONENT)與例元(INSTANCE) 5.2 規(guī)則結(jié)構(gòu) 5.3 參數(shù)傳遞語句(GENERIC) 5.4 構(gòu)造體結(jié)構(gòu)描述的程序結(jié)構(gòu) 5.5 結(jié)構(gòu)描述的設(shè)計(jì)舉例 第6章 VHDL語言設(shè)計(jì)共享 6.1 塊語句(BLOCK) 6.2 斷言語句 6.3 子程序 6.4 函數(shù)(FUNCTION) 6.5 程序的復(fù)用(重載)設(shè)計(jì) 6.6 庫 6.7 程序包(PACKAGE) 6.8 元件配置(CONFIGURATION) 6.9 塊配置 6.10 VHDL語言的混合描述 第7章 VHDL語言屬性描述 7.1 數(shù)值類屬性 7.2 函數(shù)類屬性 7.3 信號類屬性 7.4 數(shù)據(jù)類型類屬性 7.5 數(shù)組區(qū)間類屬性 7.6 用戶自定義屬性(ATTRIBUTE) 第8章 有限狀態(tài)機(jī)設(shè)計(jì) 8.1 有限狀態(tài)機(jī)的分類 8.2 有限狀態(tài)機(jī)的描述方法 8.3 有限狀態(tài)機(jī)的設(shè)計(jì)舉例 第9章 VHDL語言設(shè)計(jì)驗(yàn)證 9.1 時(shí)序仿真輸入激勵(lì)信號的描述 9.2 VHDL語言的設(shè)計(jì)驗(yàn)證 第10章 VHDL語言編程技巧 10.1 各種描述方法的選擇 10.2 庫與資源利用 10.3 元件配置 10.4 算法優(yōu)化 10.5 時(shí)序仿真和硬件驗(yàn)證 10.6 特殊信號的描述方法 10.7 特殊實(shí)體的描述技巧 第11章 通用集成電路設(shè)計(jì) 11.1 邏輯門電路實(shí)用設(shè)計(jì) 11.2 觸發(fā)器、鎖存器實(shí)用電路設(shè)計(jì) 11.3 編碼器、譯碼器實(shí)用電路設(shè)計(jì) 11.4 數(shù)據(jù)緩沖器 11.5 移位寄存器 11.6 計(jì)數(shù)器實(shí)用電路設(shè)計(jì) 第12章 VHDL語言綜合設(shè)計(jì)舉例 12.1 8255可編程I/O接口芯片設(shè)計(jì) 12.2 4位微處理器的設(shè)計(jì) 12.3 STD總線容錯(cuò)工業(yè)控制計(jì)算機(jī)組合邏輯設(shè)計(jì) 第13章 VHDL語言93版對規(guī)范的修訂 13.1 VHDL語言93版對規(guī)范的修訂 13.2 87版93版的移植問題 附錄A IEEE庫標(biāo)準(zhǔn)邏輯程序包
圖書封面
圖書標(biāo)簽Tags
無
評論、評分、閱讀與下載
VHDL語言設(shè)計(jì)技術(shù) PDF格式下載