出版時間:2010-12 出版社:中國電力出版社 作者:王樹昆,趙曉巍 編
內(nèi)容概要
本書為普通高等教育“十一五”規(guī)劃教材。 全書共分9章,內(nèi)容包括數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生與整形、半導(dǎo)體存儲器、可編程邏輯器件、數(shù)/模和模/數(shù)轉(zhuǎn)換器。每章均附有內(nèi)容提要、復(fù)習(xí)思考題、本章小結(jié)和習(xí)題,便于組織教學(xué)與自學(xué)。 本書第一版榮獲2008年首屆山東省高等學(xué)校優(yōu)秀教材獎。 本書主要作為普通高等學(xué)校電氣信息類等專業(yè)的本科教材,也可作為高職高專及函授教材,同時還可供相關(guān)專業(yè)工程技術(shù)人員的參考。
書籍目錄
前言第1章 數(shù)字邏輯基礎(chǔ) 1.1 概述 1.2 邏輯代數(shù) 1.3 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換 1.4 邏輯函數(shù)的代數(shù)變換與化簡法 1.5 邏輯函數(shù)的卡諾圖化簡法 本章小結(jié) 習(xí)題第2章 邏輯門電路 2.1 概述 2.2 半導(dǎo)體二極管、三極管和MOS管的開關(guān)特性 2.3 分立元器件邏輯門電路 2.4 TTL集成邏輯門電路 2.5 CMOS集成邏輯門電路 本章小結(jié) 習(xí)題第3章 組合邏輯電路 3.1 概述 3.2 組合邏輯電路的分析方法和設(shè)計方法 3.3 常用組合邏輯電路 3.4 組合邏輯電路中的競爭冒險 本章小結(jié) 習(xí)題第4章 觸發(fā)器 4.1 概述 4.2 基本RS觸發(fā)器 4.3 鐘控觸發(fā)器 4.4 主從觸發(fā)器 4.5 邊沿觸發(fā)器 4.6 觸發(fā)器邏輯功能的轉(zhuǎn)換 本章小結(jié) 習(xí)題第5章 時序邏輯電路 5.1 概述 5.2 時序邏輯電路的分析方法 5.3 計數(shù)器 5.4 寄存器和移位寄存器 5.5 同步時序邏輯電路的設(shè)計方法 本章小結(jié) 習(xí)題第6章 脈沖波形的產(chǎn)生與整形 6.1 概述 6.2 集成555定時器 6.3 施密特觸發(fā)器 6.4 單穩(wěn)態(tài)觸發(fā)器 6.5 多諧振蕩器 本章小結(jié) 習(xí)題第7章 半導(dǎo)體存儲器 7.1 概述 7.2 隨機存取存儲器(RAM) 7.3 只讀存儲器(ROM) 本章小結(jié) 習(xí)題第8章 可編程邏輯器件 8.1 概述 8.2 可編程邏輯器件的組成和分類 8.3 可編程陣列邏輯(PAL)器件 8.4 通用邏輯陣列(GAL)器件 8.5 復(fù)雜可編程邏輯器件(CPLD) 8.6 現(xiàn)場可編程門陣列(FPGA)器件 本章小結(jié) 習(xí)題第9章 數(shù)/模和模/數(shù)轉(zhuǎn)換器 9.1 概述 9.2 D/A轉(zhuǎn)換器 9.3 A/D轉(zhuǎn)換器 本章小結(jié) 習(xí)題參考文獻(xiàn)
圖書封面
評論、評分、閱讀與下載
數(shù)字電子技術(shù)基礎(chǔ) PDF格式下載