微機(jī)原理與接口技術(shù)

出版時(shí)間:2011-3  出版社:田輝、徐惠民、孫全、 等 高等教育出版社 (2011-03出版)  作者:田輝,徐惠民,孫全 等 著  頁數(shù):294  

內(nèi)容概要

  《微機(jī)原理與接口技術(shù)(第2版)》突出分類指導(dǎo),突出不同類型院校工程教育的特點(diǎn)。大眾化教育階段,不同類型院校的人才培養(yǎng)目標(biāo)定位不同,應(yīng)當(dāng)根據(jù)不同類型院校學(xué)生的特點(diǎn)組織編寫與之相適應(yīng)的教材。鼓勵(lì)有編寫基礎(chǔ)的一般院校和應(yīng)用型本科院校經(jīng)過2~3年的試用,形成適用于本層次教學(xué)的教材。

書籍目錄

第1章 微型計(jì)算機(jī)系統(tǒng)概述1.1 概述1.2 微處理器1.3 微型計(jì)算機(jī)及微型計(jì)算機(jī)系統(tǒng)1.3.1 微型計(jì)算機(jī)1.3.2 微型計(jì)算機(jī)系統(tǒng)1.4 計(jì)算機(jī)中數(shù)的表示與編碼1.4.1 計(jì)算機(jī)中常用的數(shù)制及其轉(zhuǎn)換1.4.2 帶符號(hào)數(shù)的表示1.4.3 數(shù)的定點(diǎn)表示與浮點(diǎn)表示1.4.4 計(jì)算機(jī)中常用的編碼習(xí)題第2章 微型計(jì)算機(jī)系統(tǒng)的微處理器2.1 8086/8088微處理器2.1.1 8086/8088 CPU的編程結(jié)構(gòu)2.1.2 8086/8088 CPU的引腳信號(hào)和工作模式2.1.3 寄存器結(jié)構(gòu)2.1.4 8086/8088 CPU系統(tǒng)的存儲(chǔ)器組織2.1.5 8086 CPU的I/O組織2.1.6 8086/8088 CPU典型時(shí)序分析2.2 ARM處理器2.2.1 ARM處理器特點(diǎn)2.2.2 ARM處理器工作狀態(tài)2.2.3 ARM處理器工作模式2.2.4 ARM處理器直接支持的數(shù)據(jù)類型2.2.5 ARM處理器的寄存器2.2.6 ARM處理器的I/O組織2.2.7 ARM7 TDMI處理器的功能結(jié)構(gòu)習(xí)題第3章 指令系統(tǒng)3.1 8086CPU的尋址方式3.1.1 立即尋址3.1.2 寄存器尋址3.1.3 直接尋址3.1.4 寄存器間接尋址3.1.5 變址尋址3.1.6 基址加變址尋址3.2 8086/8088 CPU指令系統(tǒng)3.2.1 數(shù)據(jù)傳送指令3.2.2 算術(shù)運(yùn)算指令3.2.3 邏輯運(yùn)算和移位指令3.2.4 串操作指令3.2.5 程序控制指令3.2.6 標(biāo)志操作和處理器控制指令3.3 ARM處理器指令系統(tǒng)介紹3.3.1 ARM處理器指令系統(tǒng)的特點(diǎn)3.3.2 ARM處理器尋址方式的特點(diǎn)3.3.3 ARM處理器指令簡介習(xí)題第4章 匯編語言程序設(shè)計(jì)4.1 匯編語言程序及其開發(fā)方法4.1.1 匯編語言及匯編語言程序4.1.2 匯編語言程序的開發(fā)方法4.2 匯編語言源程序的結(jié)構(gòu)4.2.1 匯編語言的語句格式4.2.2 8086/8088 CPU匯編語言源程序的結(jié)構(gòu)4.3 8086/8088 CPU匯編語言常用偽指令4.3.1 符號(hào)定義偽指令4.3.2 數(shù)據(jù)定義偽指令4.3.3 過程定義偽指令4.3.4 定位偽指令4.4 常數(shù)、變量及標(biāo)號(hào)4.4.1 常數(shù)4.4.2 變量4.4.3 標(biāo)號(hào)4.5 表達(dá)式和運(yùn)算符4.5.1 表達(dá)式4.5.2 8086/8088 CPU編運(yùn)算符4.6 ARM處理器匯編語言簡介4.7 基本結(jié)構(gòu)程序設(shè)計(jì)4.7.1 順序結(jié)構(gòu)4.7.2 分支結(jié)構(gòu)4.7.3 循環(huán)結(jié)構(gòu)4.7.4 子程序結(jié)構(gòu)4.8 8086/8088 CPU匯編程序數(shù)據(jù)的輸入與輸出(DOS功能調(diào)用)4.8.1 輸入單個(gè)字符4.8.2 輸入字符串4.8.3 顯示單個(gè)字符4.8.4 顯示字符串4.8.5 磁盤輸入輸出4.9 高級匯編語言技術(shù)4.9.1 宏匯編4.9.2 條件匯編與重復(fù)匯編4.9.3 多模塊程序設(shè)計(jì)習(xí)題第5章 微型計(jì)算機(jī)系統(tǒng)總線5.1 總線概述5.1.1 不同層次的總線5.1.2 系統(tǒng)總線的主要性能指標(biāo)5.1.3 系統(tǒng)總線的發(fā)展5.1.4 單總線和多總線5.1.5 總線結(jié)構(gòu)的優(yōu)缺點(diǎn)5.2 8088 CPU最大工作模式下總線信號(hào)的形成5.2.1 8088 CPU最大工作模式下總線信號(hào)的形成5.2.2 PC總線5.3 總線仲裁和握手技術(shù)5.3.1 總線主設(shè)備和從設(shè)備5.3.2 總線仲裁5.3.3 總線握手5.4 常用微型計(jì)算機(jī)系統(tǒng)總線介紹5.4.1 ISA總線5.4.2 PCI總線5.4.3 USB習(xí)題第6章 半導(dǎo)體存儲(chǔ)器6.1 存儲(chǔ)器概述6.1.1 半導(dǎo)體存儲(chǔ)器的分類6.1.2 半導(dǎo)體存儲(chǔ)器的結(jié)構(gòu)6.1.3 存儲(chǔ)器讀寫時(shí)序6.1.4 半導(dǎo)體存儲(chǔ)器的主要性能指標(biāo)6.2 典型存儲(chǔ)器芯片及其接口特性6.2.1 SRAM6.2.2 DRAM6.2.3 ROM6.2.4 NOR Flash和NAND Flash6.3 存儲(chǔ)器系統(tǒng)的組織6.3.1 存儲(chǔ)器結(jié)構(gòu)確定6.3.2 片外存儲(chǔ)器系統(tǒng)設(shè)計(jì)6.4 高速緩存技術(shù)6.4.1 Cache的工作原理6.4.2 Cache的分級體系結(jié)構(gòu)6.5 虛擬存儲(chǔ)技術(shù)習(xí)題第7章 微型計(jì)算機(jī)和外部設(shè)備間的數(shù)據(jù)傳輸7.1 概述7.2 CPU和I/O之間的信號(hào)7.2.1 CPU與I/O之間的接口信號(hào)7.2.2 I/O端口及其尋址方式7.3 CPU和外部設(shè)備之間的數(shù)據(jù)傳送方式7.3.1 無條件傳送方式7.3.2 查詢傳送方式7.3.3中斷傳送方式7.3.4 DMA方式習(xí)題第8章 中斷系統(tǒng)8.1 中斷的基本概念8.1.1 什么是中斷8.1.2 中斷源8.1.3 開中斷和關(guān)中斷8.1.4 中斷優(yōu)先級8.1.5 中斷向量表8.1.6 中斷過程8.2 8086 CPU中斷系統(tǒng)8.2.1 8086 CPU的中斷源8.2.2 可屏蔽中斷的中斷周期8.2.3 8086 CPU的中斷向量表8.2.4 8086 CPU的中斷過程8.3 可編程中斷控制器8259A及其應(yīng)用8.3.1 中斷控制器的基本功能8.3.2 8259A的基本功能8.3.3 8259A的基本結(jié)構(gòu)8.3.4 8259A的引腳8.3.5 8259A的工作方式8.3.6 8259A的編程8.3.7 中斷應(yīng)用程序舉例8.4 ARM處理器中斷系統(tǒng)簡介8.4.1 ARM處理器將中斷作為一種異常8.4.2 ARM處理器中斷斷點(diǎn)的保存8.4.3 ARM處理器的多級中斷系統(tǒng)習(xí)題第9章 微型計(jì)算機(jī)常用接口技術(shù)9.1 分析和設(shè)計(jì)接口的基本方法9.2 并行接口9.2.1 概述9.2.2 并行輸入輸出過程9.2.3 可編程并行接口芯片8255及其應(yīng)用9.3 串行通信接口9.3.1 串行通信的基本概念9.3.2 串行通信協(xié)議9.3.3 RS-232C接口標(biāo)準(zhǔn)9.3.4 串行通信接口的任務(wù)和組成9.3.5 可編程串行通信接口8251A及其應(yīng)用9.3.6 STR710F芯片內(nèi)嵌的UART模塊9.3.7 串行通信的應(yīng)用9.4 定時(shí)器/計(jì)數(shù)器9.4.1 概述9.4.2 可編程定時(shí)器/計(jì)數(shù)器芯片8253及其應(yīng)用9.5 DMA控制器9.5.1 概述9.5.2 8237ADMA控制器9.6 模/數(shù)和數(shù)/模轉(zhuǎn)換器9.6.1 概述9.6.2 數(shù)/模轉(zhuǎn)換器9.6.3 模/數(shù)轉(zhuǎn)換器9.6.4 D/A和A/D應(yīng)用系統(tǒng)設(shè)計(jì)習(xí)題參考文獻(xiàn)

章節(jié)摘錄

版權(quán)頁:插圖:2.基本時(shí)序分析 8086 CPU的操作是在指令譯碼器輸出的電位和外面輸入的時(shí)鐘信號(hào)聯(lián)合作用下產(chǎn)生的各個(gè)命令控制下進(jìn)行的,可分為內(nèi)操作與外操作兩種。內(nèi)操作是控制ALU(算術(shù)邏輯單元)進(jìn)行算術(shù)運(yùn)算,控制寄存器組進(jìn)行寄存器選擇以及送往數(shù)據(jù)線還是地址線,進(jìn)行讀操作還是寫操作等,所有這些操作都在CPU內(nèi)部進(jìn)行,用戶可以不必關(guān)心。CPU的外操作是系統(tǒng)對CPU 7的控制或CPU對系統(tǒng)的控制,用戶必須了解這些控制信號(hào)以便正確使用。8086 CPU的外操作主要有如下幾種:存儲(chǔ)器讀寫;I/O端口讀寫;中斷響應(yīng);總線保持(最小方式);總線請求/允許(最大方式);復(fù)位和啟動(dòng);暫停。下面介紹最小工作模式下的總線讀操作、總線寫操作。(1)總線讀操作當(dāng)8086 CPU進(jìn)行存儲(chǔ)器或I/O端口讀操作時(shí),總線進(jìn)入讀周期,8086 CPU的讀周期時(shí)序如圖2-1-21所示。

編輯推薦

《微機(jī)原理與接口技術(shù)(第2版)》:教育部高等學(xué)校電子電氣基礎(chǔ)課程教學(xué)指導(dǎo)分委員會(huì)推薦教材。

圖書封面

評論、評分、閱讀與下載


    微機(jī)原理與接口技術(shù) PDF格式下載


用戶評論 (總計(jì)1條)

 
 

  •   是正品,但是這書我不喜歡
 

250萬本中文圖書簡介、評論、評分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7