出版時(shí)間:2008-4 出版社:戚梅 等 北京航空航天出版社 (2008-04出版) 作者:戚梅,程勇 頁數(shù):177
內(nèi)容概要
《計(jì)算機(jī)組成原理實(shí)驗(yàn)教程》根據(jù)“計(jì)算機(jī)組成原理實(shí)驗(yàn)教程”課程教學(xué)基本要求及編者多年實(shí)驗(yàn)教學(xué)、科研和工程實(shí)踐經(jīng)驗(yàn)編寫而成。課程適應(yīng)面向新世紀(jì)教育、教學(xué)改革和科技發(fā)展的要求,是計(jì)算機(jī)科學(xué)與技術(shù)專業(yè)、電子通信、網(wǎng)絡(luò)、信息等專業(yè)的一門必修的專業(yè)實(shí)驗(yàn)課程?!队?jì)算機(jī)組成原理實(shí)驗(yàn)教程》針對(duì)Dais計(jì)算機(jī)組成原理實(shí)驗(yàn)系統(tǒng),內(nèi)容包括功能模塊驗(yàn)證實(shí)驗(yàn)、整機(jī)實(shí)驗(yàn)及綜合設(shè)計(jì)性實(shí)驗(yàn)。書中共分7章。第1章介紹了計(jì)算機(jī)硬件基礎(chǔ)。第2-5章介紹了10個(gè)單元模塊實(shí)驗(yàn)、1個(gè)模型機(jī)實(shí)驗(yàn);每個(gè)實(shí)驗(yàn)都給出了實(shí)驗(yàn)的基本原理、實(shí)驗(yàn)內(nèi)容以及操作步驟,其中第4章講述的總線控制設(shè)計(jì)實(shí)驗(yàn)要求學(xué)生自行組織總線操作控制信號(hào),有利于學(xué)生理解計(jì)算機(jī)內(nèi)部的運(yùn)行機(jī)制。第6章分別采用微程序控制器和硬布線邏輯控制器控制設(shè)計(jì)了兩種模型機(jī);同時(shí)介紹了模型機(jī)的設(shè)計(jì)方法、基本組成和工作原理。第7章主要介紹了EDA技術(shù)基礎(chǔ),包括ABEL-HDL硬件描述語言和ispLEVER system編譯環(huán)境。這為計(jì)算機(jī)組成原理的后續(xù)實(shí)驗(yàn)課程——計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)實(shí)驗(yàn)的開發(fā)奠定了良好的基礎(chǔ)?!队?jì)算機(jī)組成原理實(shí)驗(yàn)教程》內(nèi)容豐富,具有很強(qiáng)的實(shí)用性和綜合性,突出動(dòng)手能力和工程意識(shí)的培養(yǎng)。《計(jì)算機(jī)組成原理實(shí)驗(yàn)教程》可以作為高等院校理工科計(jì)算機(jī)類及非計(jì)算機(jī)類專業(yè)計(jì)算機(jī)組成原理實(shí)驗(yàn)教材或?qū)I(yè)培訓(xùn)教材,也可供相關(guān)專業(yè)工程技術(shù)人員參考。
書籍目錄
第1章 計(jì)算機(jī)硬件基礎(chǔ)1.1 單總線結(jié)構(gòu)計(jì)算機(jī)的系統(tǒng)組成1.2 計(jì)算機(jī)自動(dòng)執(zhí)行程序的原理第2章 運(yùn)算器及實(shí)驗(yàn)2.1 運(yùn)算器基本組成2.2 運(yùn)算器結(jié)構(gòu)2.3 運(yùn)算器和其他部件的聯(lián)系2.4 運(yùn)算器實(shí)驗(yàn)第3章 存儲(chǔ)器及實(shí)驗(yàn)3.1 存儲(chǔ)器基礎(chǔ)3.2 存儲(chǔ)器讀/寫實(shí)驗(yàn)3.3 外部存儲(chǔ)器擴(kuò)展實(shí)驗(yàn)第4章 總線及實(shí)驗(yàn)4.1 總線的概念及分類4.2 總線的連接方式4.3 通用寄存器實(shí)驗(yàn)(總線控制基礎(chǔ)實(shí)驗(yàn)Ⅰ)4.4 緩沖輸入/鎖存輸出實(shí)驗(yàn)(總線控制基礎(chǔ)實(shí)驗(yàn)Ⅱ)4.5 總線控制設(shè)計(jì)實(shí)驗(yàn)Ⅰ4.6 總線控制設(shè)計(jì)實(shí)驗(yàn)Ⅱ第5章 中央處理器及模型機(jī)實(shí)驗(yàn)5.1 CPU的功能和組成5.2 控制器的基本功能和結(jié)構(gòu)5.3 控制器的控制方式與時(shí)序系統(tǒng)5.4 模型機(jī)微程序控制器5.5 微程序控制單元實(shí)驗(yàn)5.6 指令部件模塊實(shí)驗(yàn)5.7 時(shí)序與啟停實(shí)驗(yàn)5.8 基本模型機(jī)實(shí)驗(yàn)第6章 綜合性與設(shè)計(jì)性實(shí)驗(yàn)6.1 帶移位運(yùn)算的模型機(jī)的設(shè)計(jì)與實(shí)現(xiàn)6.2 硬布線邏輯控制器模型機(jī)的設(shè)計(jì)與實(shí)現(xiàn)第7章 EDA技術(shù)基礎(chǔ)7.1 ABEL-HDL簡介7.2 ispLEVER簡介7.3 ispLEVER System上機(jī)實(shí)例7.4 并行加法器設(shè)計(jì)實(shí)驗(yàn)附錄 實(shí)驗(yàn)系統(tǒng)硬件使用及資料查閱附錄A 系統(tǒng)硬件環(huán)境附錄B 鍵盤與顯示系統(tǒng)的使用附錄C 集成實(shí)驗(yàn)環(huán)境的使用附錄D 實(shí)驗(yàn)裝置系統(tǒng)布局圖附錄正 常用實(shí)驗(yàn)芯片引腳圖及相關(guān)功能表參考文獻(xiàn)
章節(jié)摘錄
第7章 EDA技術(shù)基礎(chǔ)7.1 ABEL-HDL簡介硬件描述語言是電子系統(tǒng)硬件行為描述和結(jié)構(gòu)描述、數(shù)據(jù)流描述的語言,可以利用它進(jìn)行數(shù)字電子系統(tǒng)的設(shè)計(jì)。硬件描述語言可以分為文字硬件描述語言和圖形硬件描述語言。一般而言,硬件描述語言是指文字硬件描述語言。ABEL-HDL是美國DATA I/O公司研發(fā)的一種可編程邏輯器件設(shè)計(jì)硬件描述語言,該語言適合用于各種不同規(guī)模的可編程邏輯器件的設(shè)計(jì)。一、ABEL-HDL的基本元素與語法在使用ABEL-HDL進(jìn)行邏輯設(shè)計(jì)時(shí),描述邏輯功能的源文件必須符合ABEL-HDL語言語法規(guī)范的ASCII碼文件。ABEL-HDL源文件是由各種語句組成的,而語句是由ABEL-HDL語言的基本符號(hào)構(gòu)成的,這些符號(hào)必須滿足一定的格式才能正確描述邏輯功能。在源文件的語句中,標(biāo)識(shí)符、關(guān)鍵字、數(shù)字之間至少必須有一個(gè)空格,以便將它們隔開來;但在標(biāo)識(shí)符列表中標(biāo)識(shí)符以逗號(hào)隔開。在表達(dá)式中,標(biāo)識(shí)符和數(shù)字用操作符或括號(hào)分隔。空格、點(diǎn)號(hào)不能夾在標(biāo)識(shí)符、關(guān)鍵字和數(shù)字之間。如空格夾在標(biāo)識(shí)符、數(shù)字之間將會(huì)被看成兩個(gè)標(biāo)識(shí)符或數(shù)字。 以大寫、小寫或大小寫混合寫的關(guān)鍵字被看作同一個(gè)關(guān)鍵字,而以大寫、小寫或大小寫混合寫的標(biāo)識(shí)符將被看作不同的標(biāo)識(shí)符。1.字符集ABEL-HDL的有效字符包括數(shù)字字符集、大小寫英文字符集和101鍵盤使用的大部分字符,共96個(gè)。ABEL-HDL的字符用于表示符、字符串和注釋。2.標(biāo)識(shí)符標(biāo)識(shí)符作為名稱,用來標(biāo)識(shí)器件、器件引腳、節(jié)點(diǎn)、宏、集合、輸入信號(hào)、輸出信號(hào)、常量和變量等。使用標(biāo)識(shí)符的規(guī)則是:(1)標(biāo)識(shí)符必須以字母或下畫線開頭。(2)標(biāo)識(shí)符不能超過31個(gè)字符,且必須在同一行。(3)不允許出現(xiàn)空格,兩個(gè)單詞之間需用下畫線分隔。
編輯推薦
《計(jì)算機(jī)組成原理實(shí)驗(yàn)教程》由北京航空航天出版社出版。
圖書封面
評(píng)論、評(píng)分、閱讀與下載
計(jì)算機(jī)組成原理實(shí)驗(yàn)教程 PDF格式下載