出版時(shí)間:2003-9 出版社:北京航空航天大學(xué)出版 作者:周立功 頁(yè)數(shù):405 字?jǐn)?shù):672000
內(nèi)容概要
本書(shū)詳細(xì)介紹了PHILIPS公司最新、最常用的內(nèi)置ISP下載功能的64 KB大容量Flash存儲(chǔ)器和特大RAM的P89C6xX2 6/12時(shí)鐘低價(jià)單片機(jī)的原理;同時(shí)還用大量篇幅介紹初學(xué)者最容易掌握的Verilog HDL語(yǔ)言,詳細(xì)介紹了使用Verilog語(yǔ)言設(shè)計(jì)CPLD應(yīng)用程序的方法,以及單片機(jī)與CPLD的綜合應(yīng)用設(shè)計(jì)技術(shù)。
本書(shū)以實(shí)戰(zhàn)為主,提供了完整的程序源碼和電路圖,結(jié)合所配套的單片機(jī)與CPLD綜合仿真實(shí)驗(yàn)儀,可以幫助初學(xué)者一邊看書(shū)一邊實(shí)踐,從而達(dá)到快速掌握單片機(jī)與CPLD綜合應(yīng)用新技術(shù)的目的。
本書(shū)的主要讀者是專門從事單處機(jī)應(yīng)用系統(tǒng)開(kāi)發(fā)的工程技術(shù)人員、大專院校電類及信息類等專業(yè)的學(xué)生以及其他單片機(jī)愛(ài)好者,也可作為各類單片機(jī)中、高級(jí)培訓(xùn)教材,或大專院校的教學(xué)參考用書(shū)。
書(shū)籍目錄
第1章 系統(tǒng)概述 1.1 DP系列MCU與CPLD綜合仿真實(shí)驗(yàn)儀 1.1.1 DP-MCU/Xilinx綜合仿真實(shí)驗(yàn)儀 1.1.2 DP-MCU/Altera綜合仿真實(shí)驗(yàn)儀 1.1.3 DP-MCU/Xilinx與DP-MCU/Altera的共同特點(diǎn) 1.2 DP系列MCU仿真實(shí)驗(yàn)儀 1.2.1 DP-TEST下載實(shí)驗(yàn)儀 1.2.2 DP-51S單片機(jī)仿真實(shí)驗(yàn)儀 1.2.3 DP-51單片機(jī)仿真實(shí)驗(yàn)儀 1.2.4 DP-668單片機(jī)與TCP/IP綜合仿真實(shí)驗(yàn)儀 1.3 DP系列CPLD開(kāi)發(fā)實(shí)驗(yàn)儀 1.3.1 DP-Xilinx下載開(kāi)發(fā)實(shí)驗(yàn)儀 1.3.2 DP-Altera下載開(kāi)發(fā)實(shí)驗(yàn)儀第2章 DP-MCU/CPLD綜合仿真實(shí)驗(yàn)儀 2.1 DP-MCU/Xilinx綜合仿真實(shí)驗(yàn)儀 2.1.1 電路布局 2.1.2 主要器件 2.1.3 應(yīng)用接口 2.1.4 跳線接口 2.2 DP-MCU/Altera綜合仿真實(shí)驗(yàn)儀 2.2.1 電路布局 2.2.2 主要器件 2.2.3 應(yīng)用接口 2.2.4 跳線接口 2.3 硬件原理分析 2.3.1 時(shí)鐘電路 2.3.2 復(fù)位電路 2.3.3 工作模式切換電路 2.3.4 鍵盤和LED發(fā)光管 2.3.5 全局按鍵 2.3.6 蜂鳴器 2.3.7 數(shù)碼管LED顯示 2.3.8 LCD液晶顯示接口 2.3.9 紅外接近開(kāi)關(guān) 2.3.10 實(shí)時(shí)時(shí)鐘PCF8563 2.3.11 E2PROM存儲(chǔ)器第3章 DP-MCU/CPLD快速入門 3.1 Keil C51軟件的安裝和使用 3.1.1 Keil C51軟件的安裝 3.1.2 Keil C51軟件的使用 3.2 ZLGICD軟件的安裝和使用 3.2.1 ZLGICD軟件簡(jiǎn)介 3.2.2 ZLGICD軟件的安裝方法 3.2.3 ZLGICD軟件的使用方法 3.3 ISD51在線仿真調(diào)試 3.3.1 ISD51簡(jiǎn)介 3.3.2 使用ISD51的準(zhǔn)備工作 3.3.3 ISD51仿真調(diào)試功能的使用 3.4 Xilinx開(kāi)發(fā)軟件WebPACK的安裝和使用 3.4.1 WebPACK軟件的安裝 3.4.2 WebPACK軟件的使用 3.5 Altera開(kāi)發(fā)軟件MAX+plusⅡ的安裝和使用 3.5.1 MAX+plusⅡ軟件的安裝 3.5.2 MAX+plusⅡ軟件的使用第4章 CPLD系列器件 4.1 XC9500系列CPLD簡(jiǎn)介 4.2 XC9500系列器件結(jié)構(gòu)描述 4.2.1 功能模塊 4.2.2 宏單元 4.2.3 乘積項(xiàng)分配器 4.2.4 FastCONNECT 開(kāi)關(guān)矩陣 4.2.5 I/O模塊 4.2.6 引腳鎖定功能 4.2.7 在系統(tǒng)編程 4.2.8 耐久性 4.2.9 IEEE 1149.1邊界掃描(JTAG) 4.2.10 保密設(shè)計(jì) 4.2.11 低功耗模式 4.2.12 時(shí)序模型 4.2.13 上電特性 4.2.14 Xilinx CPLD器件的命名 4.3 XC95108在系統(tǒng)可編程CPLD 4.4 MAX 7000系列器件的特點(diǎn)及性能 4.5 MAX 7000系列器件功能概述 4.5.1 MAX器件簡(jiǎn)介 4.5.2 功能描述第5章 Verilog HDL 硬件描述語(yǔ)言第6章 CPLD應(yīng)用設(shè)計(jì)第7章 內(nèi)置WDT與ISP功能的80C51 Flash單片機(jī)第8章 I2C總線的應(yīng)用第9章 單片機(jī)與CPLD綜合應(yīng)用
圖書(shū)封面
評(píng)論、評(píng)分、閱讀與下載
單片機(jī)與CPLD綜合應(yīng)用技術(shù) PDF格式下載
250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版