數(shù)字電子技術(shù)

出版時(shí)間:2005-6  出版社:黃河水利出版社  作者:楊成利  

內(nèi)容概要

本書(shū)內(nèi)容包括數(shù)制與代碼、邏輯代數(shù)基礎(chǔ)、邏輯門(mén)電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)/模和模/數(shù)轉(zhuǎn)換器,半導(dǎo)體存儲(chǔ)器與可編程邏輯器件,共九章,第章均有例題和習(xí)題。全書(shū)綜合有關(guān)專(zhuān)業(yè)的大綱要求,盡力寫(xiě)出適應(yīng)面較寬的教材。本教材適用于高等工科院校有關(guān)專(zhuān)業(yè)本科生、高職高專(zhuān)學(xué)生,也可供相關(guān)工程技術(shù)人員參考。

書(shū)籍目錄

前言第一章 數(shù)制與代碼 1.1 進(jìn)位計(jì)數(shù)制及數(shù)制轉(zhuǎn)換  1.2 數(shù)碼的代碼表示第二章 邏輯代數(shù)基礎(chǔ)  2.1 邏輯變量及基本運(yùn)算  2.2 邏輯代數(shù)的基本定律和規(guī)則  2.3 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換  2.4 邏輯函數(shù)的代數(shù)法化簡(jiǎn)  2.5 邏輯函數(shù)的卡諾圖法化簡(jiǎn)第三章 邏輯門(mén)電路  3.1 分立元件門(mén)電路  3.2 正邏輯和負(fù)邏輯  3.3 TTL集成門(mén)電路  3.4 MOS集成邏輯門(mén)  3.5 集成門(mén)電路使用中的一些問(wèn)題第四章 組合邏輯電路  4.1 組合邏輯電路的分析  4.2 用SSI設(shè)計(jì)組合邏輯電路  4.3 中規(guī)模集成組合邏輯電路(MSI)的原理和應(yīng)用  4.4 組合邏輯電路中的競(jìng)爭(zhēng)與冒險(xiǎn)第五章 觸發(fā)器  5.1 基本RS觸發(fā)器  5.2 時(shí)鐘觸發(fā)器  5.3 集成觸發(fā)器  5.4 觸發(fā)器的選擇和使用第六章 時(shí)序邏輯電路  6.1 時(shí)序電路邏輯功能表示法  6.2 時(shí)序電路的分析  6.3 計(jì)數(shù)器  6.4 集成寄存器第七章 脈沖部形的產(chǎn)生與整形  7.1 概述  7.2 多諧振蕩器  7.3 單穩(wěn)態(tài)觸發(fā)器  7.4 施密特觸發(fā)器  7.5 555定時(shí)器及其應(yīng)用第八章 數(shù)/模和模/數(shù)轉(zhuǎn)換器  8.1 D/A轉(zhuǎn)換器  8.2 A/D轉(zhuǎn)換器第九章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件  9.1 半導(dǎo)體存儲(chǔ)器概述  9.2 只讀存儲(chǔ)器ROM  9.3 隨機(jī)存儲(chǔ)器RAM  9.4 可編程邏輯器件PLD附錄一 常用邏輯符號(hào)照表附錄二 七位ASC碼編碼表附錄三 常用標(biāo)準(zhǔn)集成電路器件索引附錄四 電子仿真工作平臺(tái)簡(jiǎn)介參考文獻(xiàn)

圖書(shū)封面

評(píng)論、評(píng)分、閱讀與下載


    數(shù)字電子技術(shù) PDF格式下載


用戶(hù)評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7