數(shù)字電子技術(shù)

出版時間:2010-7  出版社:北京理工大學(xué)出版社  作者:龍治紅,譚本軍 主編  
Tag標(biāo)簽:無  

內(nèi)容概要

本書是根據(jù)數(shù)字電子技術(shù)教學(xué)大綱要求及編者多年教學(xué)、科研和工程實踐經(jīng)驗,以實用、能用為目的,注重綜合應(yīng)用能力的培養(yǎng)而編寫。編寫中,圍繞培養(yǎng)目的,不斷總結(jié)規(guī)律,將課程內(nèi)容進行歸納并口訣化。為加速知識向能力的轉(zhuǎn)化,本書對數(shù)字邏輯電路常剛的集成電路進行了比較詳細地講解,系統(tǒng)地介紹了數(shù)字邏輯電路的分析和設(shè)計方法。此外,每章給出了大量不同難度的例題、練習(xí)題及知識小結(jié),便于自學(xué)。    全書內(nèi)容包括:數(shù)字邏輯電路概淪、邏輯代數(shù)、組合邏輯電路、觸發(fā)器、時序邏輯電路、邏輯門電路、脈沖波形的變換與產(chǎn)生、數(shù)模與模數(shù)轉(zhuǎn)換器、半導(dǎo)體仔儲器和町編程邏輯器件。    本書可作為高等學(xué)校電子、電氣、通信、計算機、機電及相關(guān)專業(yè)的“數(shù)字電子技術(shù)”課程的教材,也可供相關(guān)專業(yè)工程技術(shù)人員參考。

書籍目錄

第1章  數(shù)字邏輯電路概論  1.1  數(shù)字電路概述    1.1.1  數(shù)字電子技術(shù)的發(fā)展及應(yīng)用    1.1.2  數(shù)字信號與數(shù)字電路    1.1.3  數(shù)字電路的分類及特點  1.2  數(shù)制    1.2.1  數(shù)的表示方法    1.2.2  數(shù)制轉(zhuǎn)換  1.3  二進制代碼    1.3.1  二一十進制代碼    1.3.2  可靠性代碼  本章小結(jié)  習(xí)題第2章  邏輯代數(shù)  2.1  概述  2.2  邏輯代數(shù)中常用的邏輯運算關(guān)系    2.2.1  基本邏輯運算    2.2.2  復(fù)合邏輯運算  2.3  邏輯函數(shù)及其表示方法    2.3.1  邏輯函數(shù)    2.3.2  邏輯函數(shù)的表示方法    2.3.3  邏輯函數(shù)表示方法之間的相互轉(zhuǎn)換  2.4  邏輯代數(shù)的基本公式、定律和規(guī)則    2.4.1  邏輯代數(shù)的基本定律    2.4.2  邏輯代數(shù)常用公式    2.4.3  邏輯代數(shù)的三個基本規(guī)則  2.5  邏輯函數(shù)的公式化簡法    2.5.1  邏輯函數(shù)化簡的意義與最簡的標(biāo)準(zhǔn)    2.5.2  邏輯函數(shù)的公式化簡法  2.6  邏輯函數(shù)的卡諾圖化簡法    2.6.1  邏輯函數(shù)的最小項    2.6.2  邏輯函數(shù)的卡諾圖表示法    2.6.3  邏輯函數(shù)的卡諾圖化簡法    2.6.4  具有無關(guān)項的邏輯函數(shù)的卡諾圖化簡  本章小結(jié)  習(xí)題第3章  組合邏輯電路  3.1  概述  3.2  組合邏輯電路的分析    3.2.1  組合邏輯電路的分析步驟    3.2.2  組合邏輯電路的分析舉例  3.3  組合邏輯電路的設(shè)計    3.3.1  組合邏輯電路的設(shè)計步驟    3.3.2  組合邏輯電路的設(shè)計舉例  3.4  編碼器    3.4.1  二進制編碼器    3.4.2  二一十進制編碼器    3.4.3  優(yōu)先編碼器  3.5  譯碼器    3.5.1  二進制譯碼器    3.5.2  二進制譯碼器的應(yīng)用    3.5.3  二一十進制譯碼器    3.5.4  顯示譯碼器  3.6  數(shù)據(jù)選擇器    3.6.1  4選1數(shù)據(jù)選擇器    3.6.2  集成數(shù)據(jù)選擇器    3.6.3  數(shù)據(jù)選擇器的應(yīng)用  3.7  數(shù)據(jù)分配器    3.7.1  1路-4路數(shù)據(jù)分配器    3.7.2  集成數(shù)據(jù)分配器  3.8  加法器    3.8.1  半加器和全加器    3.8.2  多位加法器  3.9  數(shù)值比較器    3.9.1  1位數(shù)值比較器    3.9.2  4位數(shù)值比較器  3.10  組合邏輯電路中的競爭與冒險    3.10.1  競爭冒險產(chǎn)生的原因    3.10.2  競爭冒險的判斷與識別    3.10.3  消除競爭冒險的方法  本章小結(jié)  習(xí)題第4章  觸發(fā)器  4.1  概述  4.2  基本RS觸發(fā)器    4.2.1  由與非門組成的基本RS觸發(fā)器    4.2.2  由或非門組成的基本RS觸發(fā)器  4.3  同步觸發(fā)器    4.3.1  同步RS觸發(fā)器    4.3.2  同步D觸發(fā)器    4.3.3  同步JX觸發(fā)器    4.3.4  同步觸發(fā)器的空翻問題  4.4  主從觸發(fā)器    4.4.1  主從RS觸發(fā)器    4.4.2  主從JX觸發(fā)器  4.5  邊沿觸發(fā)器    4.5.1  邊沿JX觸發(fā)器    4.5.2  邊沿D觸發(fā)器    4.5.3  了觸發(fā)器和嚴(yán)觸發(fā)器  4.6  不同類型觸發(fā)器之間的相互轉(zhuǎn)換  本章小結(jié)  習(xí)題第5章  時序邏輯電路  5.1  概述    5.1.1  時序邏輯電路的結(jié)構(gòu)框圖    5.1.2  時序邏輯電路的分類    5.1.3  時序邏輯電路功能的表示方法  5.2  同步時序邏輯電路的分析    5.2.1  同步時序邏輯電路的分析方法    5.2.2  同步時序邏輯電路的分析舉例  5.3  異步時序邏輯電路的分析    5.3.1  異步時序邏輯電路的分析方法    5.3.2  異步時序邏輯電路的分析舉例  5.4  同步時序邏輯電路的設(shè)計    5.4.1  同步時序邏輯電路的設(shè)計方法    5.4.2  同步時序邏輯電路的設(shè)計舉例  5.5  計數(shù)器    5.5.1  異步計數(shù)器    5.5.2  同步計數(shù)器    5.5.3  用集成計數(shù)器構(gòu)成任意N進制計數(shù)器  5.6  寄存器    5.6.1  數(shù)碼寄存器    5.6.2  移位寄存器    5.6.3  移位寄存器的應(yīng)用  本章小結(jié)  習(xí)題第6章  邏輯門電路  6.1  概述  6.2  半導(dǎo)體器件的開關(guān)特性    6.2.1  半導(dǎo)體二極管的開關(guān)特性    6.2.2  半導(dǎo)體三極管的開關(guān)特性    6.2.3  MOS管的開關(guān)特性  6.3  分立元件門電路    6.3.1  二極管與門電路    6.3.2  二極管或門電路    6.3.3  三極管非門電路    6.3.4  復(fù)合邏輯門電路  6.4  TTL邏輯門電路    6.4.1  TTL與非門    6.4.2  TTL與非門改進電路    6.4.3  其他功能的TTL門電路    6.4.4  TTL集成電路產(chǎn)品簡介    6.4.5  TTL集成門電路使用注意事項  6.5  CMOS集成門電路    6.5.1  CMOS反相器    6.5.2  COMS與非門和或非門電路    6.5.3  其他功能的CMOS門電路    6.5.4  CMOS集成電路產(chǎn)品簡介及特點    6.5.5  CMOS集成門電路使用注意事項    6.5.6  TTL與CMOS電路的連接  本章小結(jié)  習(xí)題第7章  脈沖波形的變換與產(chǎn)生  7.1  概述  7.2  單穩(wěn)態(tài)觸發(fā)器    7.2.1  用門電路組成的單穩(wěn)態(tài)觸發(fā)器    7.2.2  集成單穩(wěn)態(tài)觸發(fā)器    7.3.3  單穩(wěn)態(tài)觸發(fā)器的應(yīng)用  7.3  施密特觸發(fā)器    7.3.1  用門電路組成的施密特觸發(fā)器    7.2.2  集成施密特觸發(fā)器    7.3.3  施密特觸發(fā)器的應(yīng)用  7.4  多諧振蕩器    7.4.1  用門電路組成的多諧振蕩器    7.4.2  用施密特觸發(fā)器構(gòu)成多諧振蕩器    7.4.3  石英晶體多諧振蕩器  7.5  555定時器及其應(yīng)用    7.5.1  555定時器的電路結(jié)構(gòu)及功能    7.5.2  用555定時器組成施密特觸發(fā)器    7.5.3  用555定時器組成單穩(wěn)態(tài)觸發(fā)器    7.5.4  用555定時器組成多諧振蕩器  本章小結(jié)  習(xí)題第8章  數(shù)模和模數(shù)轉(zhuǎn)換器  8.1  概述  8.2  D/A轉(zhuǎn)換器    8.2.1  權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器    8.2.2  R-2及倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器    8.2.3  權(quán)電流型D/A轉(zhuǎn)換器    8.2.4  D/A轉(zhuǎn)換器的主要參數(shù)    8.2.5  集成D/A轉(zhuǎn)換器AD7520  8.3  A/D轉(zhuǎn)換器    8.3.1  A/D轉(zhuǎn)換的一般步驟    8.3.2  并聯(lián)比較型A/D轉(zhuǎn)換器    8.3.3  逐次逼近型ADC    8.3.4  雙積分型A/D轉(zhuǎn)換器    8.3.5  A/D轉(zhuǎn)換器的主要參數(shù)  本章小結(jié)  習(xí)題第9章  半導(dǎo)體存儲器和可編程邏輯器件  9.1  只讀存儲器(ROM)    9.1.1  固定ROM    9.1.2  可編程只讀存儲器(PROM)    9.1.3  可擦除可編程只讀存儲器(EPROM)    9.1.4  ROM應(yīng)用  9.2  隨機存取存儲器(RAM)    9.2.1  RAM的基本結(jié)構(gòu)    9.2.2  RAM的存儲單元    9.2.3  RAM的容量擴展  9.3  可編程邏輯器件    9.3.1  PLD的基本結(jié)構(gòu)    9.3.2  PLD的邏輯符號表示方法    9.3.3  可編程陣列邏輯器件(PAL)    9.3.4  通用陣列邏輯(GAL)    9.3.5  復(fù)雜的可編程邏輯器件(CPLD)    9.3.6  現(xiàn)場可編程門陣列(FPCA)    9.3.7  可編程邏輯器件的編程技術(shù)  本章小結(jié)  習(xí)題參考文獻

圖書封面

圖書標(biāo)簽Tags

評論、評分、閱讀與下載


    數(shù)字電子技術(shù) PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7