出版時(shí)間:2010-8 出版社:侯崇升 中國(guó)石油大學(xué)出版社 (2010-08出版) 作者:侯崇升 頁數(shù):172
內(nèi)容概要
《高等學(xué)校電工電子類系列教材:電工電子仿真與EDA技術(shù)》以電子電路仿真和可編程邏輯器件(CPLD/FPLD)開發(fā)應(yīng)用為主線,對(duì)Multisim10.0及其在電路原理、模擬電子技術(shù)、數(shù)字電子技術(shù)領(lǐng)域的典型電路的仿真應(yīng)用,可編程邏輯器件開發(fā)軟件QuartusⅡ的應(yīng)用方法,硬件描述語言VHDL程序設(shè)計(jì)基礎(chǔ)等作了詳細(xì)介紹,并給出了大量應(yīng)用和設(shè)計(jì)實(shí)例。 本書語言簡(jiǎn)練,內(nèi)容安排條理清晰,實(shí)例豐富,應(yīng)用性強(qiáng)?! 陡叩葘W(xué)校電工電子類系列教材:電工電子仿真與EDA技術(shù)》可作為本科院校電子類、電氣類、通信類專業(yè)學(xué)生的教材,也可作為課程設(shè)計(jì)、畢業(yè)設(shè)計(jì)、科技創(chuàng)新實(shí)踐等活動(dòng)的指導(dǎo)書,同時(shí)還可供職業(yè)技術(shù)教育、技術(shù)培訓(xùn)及從事電子線路分析設(shè)計(jì)的人員參考。
書籍目錄
第1章 EDA技術(shù) 1.1 EDA技術(shù)簡(jiǎn)介 1.1.1 EDA技術(shù)的概念及范疇 1.1.2 EDA技術(shù)的特征 1.1.3 電工電子EDA技術(shù)的應(yīng)用 1.2 常用EDA軟件簡(jiǎn)介 1.2.1 電子電路設(shè)計(jì)與仿真工具 1.2.2 PCB設(shè)計(jì)軟件 1.2.3 PLD設(shè)計(jì)工具 1.3 EDA技術(shù)的基本設(shè)計(jì)方法 1.3.1 電路級(jí)設(shè)計(jì) 1.3.2 系統(tǒng)級(jí)設(shè)計(jì) 1.4 EDA技術(shù)發(fā)展趨勢(shì) 本章小結(jié)第2章 電工電子實(shí)驗(yàn)仿真軟件Multisim10.0 2.1 Multisim10.0的基本界面 2.1.1 Multisire10.0主窗口 2.1.2 Multisire10.0菜單欄 2.1.3 Multisire10.0工具欄 2.1.4 Multisim10.0元器件欄 2.1.5 Multisire10.0儀器儀表欄 2.2 Multisim10.0基本操作 2.2.1 文件基本操作 2.2.2 編輯基本操作 2.2.3 輸入并編輯子電路 2.2.4 添加文字與注釋 2.2.5 編輯圖紙標(biāo)題欄 2.3 電路設(shè)計(jì)基礎(chǔ) 2.3.1 元器件操作 2.3.2 電路圖選項(xiàng)設(shè)置 2.3.3 導(dǎo)線操作 2.3.4 輸入/輸出端 2.4 虛擬儀器及其使用 2.4.1 數(shù)字萬用表 2.4.2 瓦特表 2.4.3 函數(shù)信號(hào)發(fā)生器 2.4.4 示波器 2.4.5 頻率計(jì)數(shù)器 2.4.6 四通道示波器 2.4.7 波特圖儀 2.4.8 IV分析儀 2.4.9 失真分析儀 2.4.10 字信號(hào)發(fā)生器 2.4.11 邏輯轉(zhuǎn)換儀 2.4.12 邏輯分析儀 2.4.13 頻譜分析儀 2.4.14 網(wǎng)絡(luò)分析儀 2.4.15 電壓表 2.4.16 電流表 2.4.17 實(shí)時(shí)測(cè)量探頭 2.5 主要電路分析方法 2.5.1 直流工作點(diǎn)分析 2.5.2 瞬態(tài)分析 2.5.3 交流分析 2.5.4 傳遞函數(shù)分析 2.5.5 零一極點(diǎn)分析 2.5.6 失真分析 2.5.7 噪聲分析 2.5.8 直流掃描分析 2.5.9 參數(shù)掃描分析 2.5.10 溫度掃描分析 2.5.11 傅里葉分析 2.5.12 靈敏度分析 本章小結(jié) 習(xí)題與思考題第3章 Multisire10.0在電路原理分析中的應(yīng)用 3.1 線性網(wǎng)絡(luò)等效分析 3.1.1 電路原理 3.1.2 仿真內(nèi)容與步驟 3.2 線性網(wǎng)絡(luò)主要特性分析 3.2.1 電路原理 3.2.2仿真內(nèi)容與步驟 3.3 受控源電路分析 3.3.1 電路原理 3.3.2 仿真內(nèi)容與步驟 3.4 正弦穩(wěn)態(tài)交流電路分析 3.4.1 電路原理 3.4.2 仿真內(nèi)容與步驟 3.5 RLC串聯(lián)諧振電路分析 3.5.1 電路原理 3.5.2 仿真內(nèi)容與步驟 3.6 雙口網(wǎng)絡(luò)參數(shù)測(cè)試 3.6.1 電路原理 3.6.2 仿真內(nèi)容與步驟 3.7 單相變壓器特性分析 3.7.1 電路原理 3.7.2 仿真內(nèi)容與步驟 3.8 三相交流電路中電壓、電流及功率測(cè)量 3.8.1 電路原理 3.8.2 仿真內(nèi)容與步驟 本章小結(jié) 習(xí)題與思考題第4章 Multisim10.0在模擬電路分析中的應(yīng)用 4.1 負(fù)反饋放大電路 4.1.1 電路原理 4.1.2 仿真內(nèi)容與步驟 4.2 功率放大電路 4.2.1 電路原理 4.2.2 仿真內(nèi)容與步驟 4.3 差動(dòng)放大電路 4.3.1 電路原理 4.3.2 仿真內(nèi)容與步驟 4.4 放大器的應(yīng)用(I)——有源濾波器 4.4.1 電路原理 4.4.2 仿真內(nèi)容與步驟 4.5 集成運(yùn)算放大器的應(yīng)用(Ⅱ)——三角波和方波發(fā)生器 4.5.1 電路原理 4.5.2 仿真內(nèi)容與步驟 4.6 RC正弦波振蕩電路 4.6.1 電路原理 4.6.2 仿真內(nèi)容與步驟 4.7 直流穩(wěn)壓電源 4.7.1 電路原理 4.7.2 仿真內(nèi)容與步驟 本章小結(jié) 習(xí)題與思考題第5章 MultisimlO.0在數(shù)字電路分析中的應(yīng)用 5.1 編碼、譯碼及顯示 5.1.1 電路原理 5.1.2 仿真內(nèi)容與步驟 5.2 選擇器及其應(yīng)用 5.2.1 電路原理 5.2.2 仿真內(nèi)容與步驟 5.3 計(jì)數(shù)器及其應(yīng)用 5.3.1 電路原理 5.3.2 仿真內(nèi)容與步驟 5.4 移位寄存器及其應(yīng)用 5.4.1 電路原理 5.4.2 仿真內(nèi)容與步驟 5.5 555定時(shí)器及其應(yīng)用 5.5.1 555電路的工作原理 5.5.2 555定時(shí)器的典型應(yīng)用 5.5.3 仿真內(nèi)容與步驟 5.6 數(shù)模與模數(shù)轉(zhuǎn)換電路 5.6.1 電路原理 5.6.2 仿真內(nèi)容與步驟 5.7 綜合性數(shù)字電路設(shè)計(jì)與仿真(一)——數(shù)字鐘 5.7.1 電路設(shè)計(jì)要求 5.7.2 數(shù)字鐘的基本原理 5.7.3 各部分電路設(shè)計(jì) 5.7.4 仿真內(nèi)容與步驟 5.8 綜合性數(shù)字電路設(shè)計(jì)與仿真(二)——8路智力競(jìng)賽搶答器 5.8.1 電路設(shè)計(jì)要求 5.8.2 搶答器的基本原理 5.8.3 各部分電路設(shè)計(jì) 5.8.4 仿真內(nèi)容與步驟 本章小結(jié) 習(xí)題與思考題.第6章 FPGA/CPLD與開發(fā)軟件 6.1 FPGA/CPLD的結(jié)構(gòu)原理 6.1.1 CPLD的基本結(jié)構(gòu) 6.1.2 FPGA的基本結(jié)構(gòu) 6.2 Altera公司的器件產(chǎn)品 6.2.1 StratixⅡ系列FPGA 6.2.2 ACEX系列FPGA 6.2.3 FLEX系列FPGA 6.2.4 MAX系列CPLD 6.2.5 Altera宏功能塊及IP核 6.3 FPGA/CPLD的設(shè)計(jì)流程 6.3.1 設(shè)計(jì)要求 6.3.2 設(shè)計(jì)輸入 6.3.3 設(shè)計(jì)處理 6.3.4 設(shè)計(jì)檢驗(yàn) 6.3.5 器件編程與配置 6.4 FPGA/CPLD開發(fā)軟件——QuartusⅡ 6.5 原理圖輸入設(shè)計(jì)法的基本流程 6.6 VHDL文本輸入方法 本章小結(jié) 習(xí)題與思考題第7章 硬件描述語言VHDL初步 7.1 概述 7.1.1 常用硬件描述語言簡(jiǎn)介 7.1.2 VHDL的特點(diǎn) 7.1.3 VHDL程序設(shè)計(jì)約定 7.2 VHDL設(shè)計(jì)文件的基本結(jié)構(gòu) 7.2.1 實(shí)體 7.2.2 結(jié)構(gòu)體與結(jié)構(gòu)體的描述 7.2.3 庫、程序包及配置 7.3 VHDL的數(shù)據(jù)類型 7.3.1 VHDL數(shù)據(jù)對(duì)象 7.3.2 VHDL數(shù)據(jù)類型 7.3.3 標(biāo)識(shí)符 7.3.4 運(yùn)算操作符 7.4 VHDL的基本描述語句 7.4.1 順序語句 7.4.2 并行語句 7.5 狀態(tài)機(jī)的VHDL設(shè)計(jì) 7.5.1 狀態(tài)機(jī)的基本結(jié)構(gòu)和功能 7.5.2 一般狀態(tài)機(jī)的VHDL設(shè)計(jì) 7.5.3 Moore型有限狀態(tài)機(jī)的設(shè)計(jì) 7.5.4 Mealy狀態(tài)機(jī)的VHDL設(shè)計(jì) 本章小結(jié) 習(xí)題與思考題第8章 電子系統(tǒng)設(shè)計(jì)與實(shí)踐 8.1 8位十進(jìn)制數(shù)字頻率計(jì) 8.1.1 設(shè)計(jì)原理 8.1.2 程序設(shè)計(jì) 8.1.3 編譯、仿真 8.2 電梯控制系統(tǒng)的設(shè)計(jì) 8.2.1 設(shè)計(jì)要求 8.2.2 設(shè)計(jì)實(shí)現(xiàn) 8.2.3 系統(tǒng)仿真 本章小結(jié) 習(xí)題與思考題參考文獻(xiàn)
編輯推薦
侯崇升主編的《電工電子仿真與EDA技術(shù)》共分8章內(nèi)容,重點(diǎn)介紹了Multisim10.0與可編程邏輯器件開發(fā)軟件QuartusⅡ的應(yīng)用方法、硬件描述語言VHDL程序設(shè)計(jì)基礎(chǔ),并伴有大量應(yīng)用和設(shè)計(jì)實(shí)例,期冀使讀者獲得一定難度的技術(shù)知識(shí)和系統(tǒng)分析設(shè)計(jì)的思想,為進(jìn)一步學(xué)習(xí)相關(guān)知識(shí)打下堅(jiān)實(shí)的基礎(chǔ)。 本書語言簡(jiǎn)練,實(shí)用性強(qiáng),重點(diǎn)突出。可作為本科院校電子類、電氣類、通信類專業(yè)學(xué)生的教材,也可作為課程設(shè)計(jì)、畢業(yè)設(shè)計(jì)、科技創(chuàng)新實(shí)踐等活動(dòng)的指導(dǎo)書,同時(shí)還可供職業(yè)技術(shù)教育、技術(shù)培訓(xùn)及從事電子線路分析設(shè)計(jì)的人員參考。
圖書封面
評(píng)論、評(píng)分、閱讀與下載