計(jì)算機(jī)原理

出版時(shí)間:2007-3  出版社:北京郵電大學(xué)出版社  作者:張朝蘭,常建麗 編  頁(yè)數(shù):168  

內(nèi)容概要

  計(jì)算機(jī)原理是計(jì)算機(jī)、電子信息、電子類相應(yīng)專業(yè)的一門重要課程。作者根據(jù)計(jì)算機(jī)等相關(guān)專業(yè)的教學(xué)計(jì)劃,參考了大量書籍,著重于理論與實(shí)踐,內(nèi)容上深入淺出,文字描述通俗易懂、簡(jiǎn)明扼要,各章節(jié)均配有相應(yīng)的習(xí)題,易于學(xué)習(xí),易于教學(xué)。本書內(nèi)容主要講述了計(jì)算機(jī)中信息的表示方式、計(jì)算機(jī)系統(tǒng)的組成、CPU、指令系統(tǒng)、存儲(chǔ)器、總線、輸入輸出及外圍設(shè)備。其中重點(diǎn)介紹了CPU的組成及工作原理、匯編指令系統(tǒng)、存儲(chǔ)器的工作方式、輸入輸出中斷技術(shù)及應(yīng)用。并簡(jiǎn)要介紹了目前計(jì)算機(jī)的一些新技術(shù)。本書共八章,主要內(nèi)容如下:  第1章:計(jì)算機(jī)中的信息表示方式。主要介紹了計(jì)算機(jī)中數(shù)據(jù)的分類和表示方法及其相互轉(zhuǎn)換、碼制及常用數(shù)據(jù)編碼等。  第2章:計(jì)算機(jī)系統(tǒng)的組成。主要介紹了計(jì)算機(jī)的發(fā)展與應(yīng)用、計(jì)算機(jī)系統(tǒng)中各大部件的結(jié)構(gòu)和作用以及計(jì)算機(jī)主機(jī)的工作原理?! 〉?章:中央處理器CPU。主要介紹了計(jì)算機(jī)系統(tǒng)的核心部件CPU的組成結(jié)構(gòu)和工作原理以及一些典型的CPU技術(shù)(流水、RISC等)。  第4章:指令系統(tǒng)。主要介紹了指令的基本格式、尋址方式及各類指令和功能?! 〉?章:存儲(chǔ)系統(tǒng)。主要介紹了存儲(chǔ)器的基本格式、結(jié)構(gòu)和技術(shù)指標(biāo)以及Cache的

書籍目錄

第1章 計(jì)算機(jī)中的信息表示方式1.1 計(jì)算機(jī)中的數(shù)制1.1.1 各種進(jìn)制介紹1.1.2 二進(jìn)制數(shù)的運(yùn)算1.2 數(shù)制轉(zhuǎn)換1.2.1 任意進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)1.2.2 十進(jìn)制數(shù)轉(zhuǎn)換成任意進(jìn)制數(shù)1.3 帶符號(hào)數(shù)的表示1.3.1 機(jī)器數(shù)的定義1.3.2 機(jī)器數(shù)的表示1.3.3 原碼、反碼和補(bǔ)碼的轉(zhuǎn)換1.4 定點(diǎn)數(shù)與浮點(diǎn)數(shù)1.4.1 定點(diǎn)數(shù)1.4.2 浮點(diǎn)數(shù)1.5 計(jì)算機(jī)中常用信息編碼1.5.1 BCD碼(二進(jìn)制編碼的十進(jìn)制數(shù))1.5.2 二一十進(jìn)制加法調(diào)整1.5.3 ASCII碼小結(jié)習(xí)題第2章 計(jì)算機(jī)系統(tǒng)的組成2.1 計(jì)算機(jī)的發(fā)展及應(yīng)用2.1.1 計(jì)算機(jī)的發(fā)展過(guò)程2.1.2 計(jì)算機(jī)的應(yīng)用領(lǐng)域2.2 計(jì)算機(jī)系統(tǒng)的基本組成2.2.1 計(jì)算機(jī)硬件系統(tǒng)2.2.2 計(jì)算機(jī)軟件系統(tǒng)2.2.3 硬件和軟件的關(guān)系2.3 計(jì)算機(jī)的基本工作原理2.3.1 "馮·諾依曼"設(shè)計(jì)思想2.3.2 計(jì)算機(jī)的工作過(guò)程小結(jié)習(xí)題第3章 中央處理器CPU3.1 CPU的基本常識(shí)及Intel系列CPU3.1.1 CPU的基本常識(shí)3.1.2 Intel系列CPU簡(jiǎn)介3.2 CPU的功能和結(jié)構(gòu)3.2.1 CPU的基本組成3.2.2 操作控制器與時(shí)序產(chǎn)生器3.3 指令的執(zhí)行過(guò)程和指令周期3.3.1 指令周期的基本概念3.3.2 非訪問主存儲(chǔ)器指令的指令周期3.3.3 直接訪問主存儲(chǔ)器指令的指令周期3.3.4 間接訪問主存儲(chǔ)器指令的指令周期3.3.5 程序控制指令的指令周期3.4 時(shí)序產(chǎn)生器和控制方式3.4.1 時(shí)序信號(hào)的作用和體制3.4.2 時(shí)序信號(hào)產(chǎn)生器3.4.3 控制方式3.5 CPU新技術(shù)3.5.1 流水CPU3.5.2 RISC CPU3.5.3 多媒體CPU小結(jié)習(xí)題第4章 指令系統(tǒng)4.1 概述4.1.1 操作碼和地址碼4.1.2 指令4.1.3 指令字長(zhǎng)度4.1.4 指令助記符4.2 指令格式4.2.1 指令格式分類4.2.2 操作碼格式4.3 尋址方式4.3.1 操作數(shù)的尋址4.3.2 指令的尋址4.4 指令的功能與類型4.4.1 數(shù)據(jù)傳送類指令4.4.2 數(shù)據(jù)處理類指令4.4.3 程序控制類指令4.4.4 處理機(jī)控制類指令小結(jié)習(xí)題第5章 存儲(chǔ)系統(tǒng)5.1 概述5.1.1 存儲(chǔ)器分類5.1.2 存儲(chǔ)器的分級(jí)結(jié)構(gòu)5.1.3 主存儲(chǔ)器的技術(shù)指標(biāo)5.1.4 存儲(chǔ)器的性能指標(biāo)5.2 存儲(chǔ)系統(tǒng)的分級(jí)結(jié)構(gòu)5.2.1 存儲(chǔ)系統(tǒng)的分級(jí)結(jié)構(gòu)5.2.2 層次關(guān)系5.3 存儲(chǔ)器5.3.1 外存儲(chǔ)器分類5.3.2 內(nèi)存儲(chǔ)器分類5.3.3 隨機(jī)存取存儲(chǔ)器RAM5.4 高速緩沖存儲(chǔ)器Cache5.4.1 Cache的工作原理5.4.2 Cache的基本結(jié)構(gòu)5.4.3 PC中Cache技術(shù)的實(shí)現(xiàn)5.5 虛擬存儲(chǔ)器5.5.1 虛擬存儲(chǔ)器的概念5.5.2 虛擬存儲(chǔ)器的工作過(guò)程5.6 存儲(chǔ)保護(hù)小結(jié)習(xí)題第6章 輸入與輸出系統(tǒng)第7章 系統(tǒng)總線第8章 常用外設(shè)及其應(yīng)用

章節(jié)摘錄

  第1章 計(jì)算機(jī)中的信息表示方式  計(jì)算機(jī)可用來(lái)處理數(shù)字、字符、圖像、聲音等各方面的信息。了解計(jì)算機(jī)中數(shù)的表示,數(shù)制轉(zhuǎn)換以及計(jì)算機(jī)中常用的數(shù)據(jù)編碼對(duì)于正確掌握和使用計(jì)算機(jī)來(lái)說(shuō)都是一個(gè)非常重要的環(huán)節(jié)。本章主要介紹了計(jì)算機(jī)中各種進(jìn)制及其相互轉(zhuǎn)換、以及數(shù)在計(jì)算機(jī)中的表示和計(jì)算機(jī)中常用數(shù)據(jù)編碼,通過(guò)本章的學(xué)習(xí)應(yīng)達(dá)到:  ?掌握各種進(jìn)制及其相互轉(zhuǎn)換;  ?掌握計(jì)算機(jī)中數(shù)的表示,定點(diǎn)數(shù)、浮點(diǎn)數(shù)、原碼、反碼、補(bǔ)碼;  ?理解計(jì)算機(jī)中常用數(shù)據(jù)編碼:BCD碼、AscII碼等。  1.1 計(jì)算機(jī)中的數(shù)制  在日常生活中,人們習(xí)慣用十進(jìn)制數(shù)進(jìn)行運(yùn)算,但電子計(jì)算機(jī)中數(shù)的表示通常采用的是二進(jìn)制數(shù)。二進(jìn)制數(shù)只用了兩個(gè)代碼“O”和“1”來(lái)表示。對(duì)電子元件來(lái)說(shuō)兩種對(duì)應(yīng)狀態(tài)是非常容易實(shí)現(xiàn)的。如電位的高低,電鍵的開關(guān),晶體管三極的導(dǎo)通與截止。而十進(jìn)制數(shù)要制造十種穩(wěn)定狀態(tài)就很困難了,而且二進(jìn)制數(shù)運(yùn)算極其簡(jiǎn)單。除此之外,還要了解二進(jìn)制、八進(jìn)制、十六進(jìn)制等表示方法及其相互轉(zhuǎn)換?!  ?/pre>

圖書封面

評(píng)論、評(píng)分、閱讀與下載


    計(jì)算機(jī)原理 PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7