出版時間:2000-7 出版社:西安電子科技大學(xué) 作者:楊頌華 頁數(shù):278 字?jǐn)?shù):423000
Tag標(biāo)簽:無
內(nèi)容概要
本書全面介紹了數(shù)字電路、脈沖電路和數(shù)字系統(tǒng)中常用電路及基本模塊的工作原理、分析方法及設(shè)計(jì)方法。全書共分11章,各章均選用了較多的典型實(shí)例,并配有相當(dāng)數(shù)量的習(xí)題和思考題,便于讀者聯(lián)系實(shí)際,靈活運(yùn)用,提高分析問題、解決問題的能力。 本書可作為高等學(xué)校通信、電子工程、自動控制、工業(yè)自動化、檢測技術(shù)及電子技術(shù)應(yīng)用等專業(yè)本科和專科“數(shù)字電路”課程的基本教材和教學(xué)參考書,亦可供其它專業(yè)師生及相關(guān)工程技術(shù)人員參考。
書籍目錄
第1章 數(shù)制與編碼 1.1 數(shù)制 1.1.1 進(jìn)位計(jì)數(shù)制 1.1.2 進(jìn)位計(jì)數(shù)制之間的轉(zhuǎn)換 1.2 編碼 1.2.1 二—十進(jìn)制編碼(BCD碼) 1.2.2 可靠性編碼 1.2.3 字符代碼 習(xí)題1 第2章 邏輯代數(shù)基礎(chǔ) 2.1 邏輯代數(shù)的三種基本運(yùn)算 2.1.1 邏輯變量與邏輯函數(shù) 2.1.2 三種基本運(yùn)算 2.2 邏輯代數(shù)的基本定理和規(guī)則 2.2.1 基本定律 2.2.2 三個重要規(guī)則 2.2.3 若干常用公式 2.3 復(fù)合邏輯 2.3.1 復(fù)合邏輯運(yùn)算和復(fù)合門 2.3.2 邏輯運(yùn)算符的完備性 2.4 邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式 2.4.1 最小項(xiàng)和最小項(xiàng)表達(dá)式 2.4.2 最大項(xiàng)和最大項(xiàng)表達(dá)式 2.5 邏輯函數(shù)的代數(shù)化簡法 2.6 邏輯函數(shù)的卡諾圖化簡 2.6.1 卡諾圖的構(gòu)成 2.6.2 邏輯函數(shù)的卡諾圖表示法 2.6.3 最小項(xiàng)合并規(guī)律 2.6.4 用卡諾圖化簡邏輯函數(shù) 2.7 非完全描述邏輯函數(shù)的化簡 2.7.1 非完全描述的邏輯函數(shù) 2.7.2 非完全描述邏輯函數(shù)的化簡 習(xí)題2 第3章 集成邏輯門 3.1 數(shù)字集成電路的分類 3.2 TTL集成邏輯門 3.2.1 TTL與非門的工作原理 3.2.2 TTL與非門的特性與參數(shù) 3.2.3 TTL門電路的改進(jìn) 3.2.4 集電極開路門和三態(tài)門 3.3 MOS集成邏輯門 3.3.1 CMOS反相器 3.3.2 CMOS邏輯門 3.3.3 CMOS傳輸門 3.3.4 CMOS邏輯門系列 3.4 集成門電路使用中的實(shí)際問題 習(xí)題3 第4章 組合邏輯電路 4.1 組合邏輯電路的分析 4.2 組合邏輯電路的設(shè)計(jì) 4.3 常用MSI組合邏輯器件及應(yīng)用 4.3.1 編碼器 4.3.2 譯碼器 4.3.3 數(shù)據(jù)選擇器 4.3.4 數(shù)據(jù)分配器 4.3.5 數(shù)碼比較器 4.3.6 加法器 4.4 組合邏輯電路中的競爭與冒險(xiǎn) 習(xí)題4 第5章 觸發(fā)器 5.1 基本RS觸發(fā)器 5.1.1 電路結(jié)構(gòu)和工作原理 5.1.2 基本RS觸發(fā)器的功能描述方法 5.2 時鐘控制的觸發(fā)器 5.2.1 鐘控RS觸發(fā)器 5.2.2 鐘控D觸發(fā)器 5.2.3 鐘控T觸發(fā)器和T′觸發(fā)器 5.2.4 鐘控JK觸發(fā)器 5.2.5 電位觸發(fā)方式的工作特點(diǎn) 5.3 集成觸發(fā)器 5.3.1 主從觸發(fā)器 5.3.2 邊沿觸發(fā)器 5.4 觸發(fā)器的邏輯符號及時序圖 5.4.1 觸發(fā)器的邏輯符號 5.4.2 時序圖 習(xí)題5 第6章 時序電路的分析與設(shè)計(jì) 6.1 時序電路概述 6.1.1 時序電路的特點(diǎn) 6.1.2 時序電路的分類 6.1.3 時序電路的功能描述 6.2 同步時序邏輯電路的分析 6.2.1 同步時序邏輯電路的一般分析方法 6.2.2 典型時序邏輯電路的分析 6.3 異步時序電路的分析方法 6.4 同步時序電路的設(shè)計(jì)方法 6.4.1 建立原始狀態(tài)圖和狀態(tài)表 6.4.2 狀態(tài)化簡 6.4.3 狀態(tài)分配 6.4.4 同步時序電路的設(shè)計(jì)舉例 習(xí)題6 第7章 常用集成時序邏輯器件及應(yīng)用 7.1 集成計(jì)數(shù)器 7.1.1 常用集成計(jì)數(shù)器功能分析 7.1.2 集成計(jì)數(shù)器的級聯(lián) 7.1.3 任意模值計(jì)數(shù)器 7.2 集成寄存器和移位寄存器 7.2.1 常用集成寄存器 7.2.2 常用集成移位寄存器 7.3 序列信號發(fā)生器 7.3.1 序列信號發(fā)生器的設(shè)計(jì) 7.3.2 m序列碼發(fā)生器 7.4 以MSI為核心的同步時序電路的分析與設(shè)計(jì) 7.4.1 分析方法 7.4.2 設(shè)計(jì)方法 習(xí)題7 第8章 脈沖波形的產(chǎn)生與整形 8.1 概述 8.1.1 脈沖產(chǎn)生電路和整形電路的特點(diǎn) 8.1.2 脈沖電路的基本分析方法 8.2 555定時器及其應(yīng)用 8.2.1 555定時器的組成與功能 8.2.2 555定時器的典型應(yīng)用 8.3 集成單穩(wěn)態(tài)觸發(fā)器 8.4 集成邏輯門構(gòu)成的脈沖電路 8.4.1 微分型單穩(wěn)態(tài)觸發(fā)電路 8.4.2 多諧振蕩器 習(xí)題8 第9章 存儲器和可編程邏輯器件 9.1 半導(dǎo)體存儲器 9.1.1 只讀存儲器(ROM) 9.1.2 隨機(jī)存取存儲器(RAM) 9.1.3 存儲器容量的擴(kuò)展 9.2 可編程邏輯器件 9.2.1 概述 9.2.2 低密度可編程邏輯器件 9.2.3 高密度可編程邏輯器件 9.2.4 可編程邏輯器件的開發(fā) 習(xí)題9 第10章 數(shù)-模轉(zhuǎn)換和模-數(shù)轉(zhuǎn)換 10.1 概述 10.2 D/A轉(zhuǎn)換器(DAC) 10.2.1 D/A轉(zhuǎn)換器的基本工作原理 10.2.2 D/A轉(zhuǎn)換器的主要電路形式 10.2.3 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo) 10.2.4 八位集成DAC0832 10.3 A/D轉(zhuǎn)換器(ADC) 10.3.1 A/D轉(zhuǎn)換器的基本工作原理 10.3.2 A/D轉(zhuǎn)換器的主要電路形式 10.3.3 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo) 10.3.4 八位集成ADC8009 習(xí)題10 第11章 數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例 11.1 數(shù)字系統(tǒng)設(shè)計(jì)的描述方法 11.1.1 方框圖 11.1.2 時序圖 11.2 數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例 11.2.1 定時電路的設(shè)計(jì) 11.2.2 數(shù)字頻率的設(shè)計(jì) 11.2.3 任意波形發(fā)生器的設(shè)計(jì) 11.2.4 數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 附錄一 常用邏輯符號對照表 附錄二 數(shù)字集成型號命名法 參考資料
圖書封面
圖書標(biāo)簽Tags
無
評論、評分、閱讀與下載
數(shù)字電子技術(shù)基礎(chǔ) PDF格式下載