出版時間:2011-9 出版社:黃河水利出版社 作者:楊成利,董蘊華 主編 頁數(shù):168
內(nèi)容概要
本書內(nèi)容包括數(shù)制與代碼、邏輯代數(shù)基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)/模和模/數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲器與可編程邏輯器件,共9章,每章均有例題和習(xí)題。全書綜合有關(guān)專業(yè)的大綱要求,盡力編寫出適應(yīng)面較寬的教材。本教材適用于高等工科院校有關(guān)專業(yè)本科生、高職高專學(xué)生,也可供相關(guān)工程技術(shù)人員參考。
書籍目錄
前 言
第一章 數(shù)制與代碼
第一節(jié) 進(jìn)位計數(shù)制及數(shù)制轉(zhuǎn)換
第二節(jié) 數(shù)碼的代碼表示
習(xí) 題
第二章 邏輯代數(shù)基礎(chǔ)
第一節(jié) 邏輯變量及基本運算
第二節(jié) 邏輯代數(shù)的基本定律和規(guī)則
第三節(jié) 邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換
第四節(jié) 邏輯函數(shù)的代數(shù)法化簡
第五節(jié) 邏輯函數(shù)的卡諾圖法化簡
習(xí) 題
第三章 邏輯門電路
第一節(jié) 分立元件門電路
第二節(jié) 正邏輯和負(fù)邏輯
第三節(jié) TTL集成門電路
第四節(jié) MOS集成邏輯門
第五節(jié) 集成門電路使用中的一些問題
習(xí) 題
第四章 組合邏輯電路
第一節(jié) 組合邏輯電路的分析
第二節(jié) 用SSl設(shè)計組合邏輯電路
第三節(jié) 中規(guī)模集成組合邏輯電路(MSI)的原理和應(yīng)用
第四節(jié) 組合邏輯電路中的競爭與冒險
習(xí) 題
第五章 觸發(fā)器
第一節(jié) 基本RS觸發(fā)器
第二節(jié) 時鐘觸發(fā)器
第三節(jié) 集成觸發(fā)器
第四節(jié) 觸發(fā)器的選擇和使用
習(xí) 題
第六章 時序邏輯電路
第一節(jié) 時序電路邏輯功能表示法
第二節(jié) 時序電路的分析
第三節(jié) 計數(shù)器
第四節(jié) 集成寄存器
習(xí)題
第七章 脈沖波形的產(chǎn)生與整形
第一節(jié) 概述
第二節(jié) 多諧振蕩器
第三節(jié) 單穩(wěn)態(tài)觸發(fā)器
第四節(jié) 施密特觸發(fā)器
第五節(jié) 555定時器及其應(yīng)用
習(xí) 題
第八章 數(shù)/模和模/數(shù)轉(zhuǎn)換器
第一節(jié) D/A轉(zhuǎn)換器
第二節(jié) A/D轉(zhuǎn)換器
習(xí) 題
第九章 半導(dǎo)體存儲器與可編程邏輯器件.
第一節(jié) 半導(dǎo)體存儲器概述
第二節(jié) 只讀存儲器ROM
第三節(jié) 隨機存儲器RAM
第四節(jié) 可編程邏輯器件PLD
習(xí) 題
附錄一 常用邏輯符號對照表
附錄二七位ASC¨碼編碼表
附錄三 常用標(biāo)準(zhǔn)集成電路器件索引
附錄四 電子仿真工作平臺(EWB)簡介
參考文獻(xiàn)
圖書封面
評論、評分、閱讀與下載