出版時(shí)間:2007-9 出版社:山東科學(xué)技術(shù)出版社 作者:宋衛(wèi)?!〉戎骶?nbsp; 頁數(shù):381
內(nèi)容概要
隨著半導(dǎo)體技術(shù)的迅速發(fā)展、微型計(jì)算機(jī)的廣泛應(yīng)用,數(shù)字電子技術(shù)在現(xiàn)代科學(xué)技術(shù)領(lǐng)域中已經(jīng)成為發(fā)展最快的學(xué)科之一。它的發(fā)展不僅深刻地影響著人們的生產(chǎn)、生活,也推動(dòng)著其他學(xué)科的進(jìn)步。在高職高專電類專業(yè)的教學(xué)中數(shù)字電子技術(shù)是一門專業(yè)基礎(chǔ)課。本書是按照教育部最新制定的《高職高專教育數(shù)字電子技術(shù)基礎(chǔ)課程教學(xué)基本要求》,本著理論夠用,應(yīng)用為主,注重實(shí)踐的“一體化”教學(xué)思想編寫的。 本書的編寫人員均來自高職高專院校從事數(shù)字電子技術(shù)教學(xué)的第一線教師,具有豐富的教學(xué)經(jīng)驗(yàn)。根據(jù)高職高專學(xué)生的實(shí)際情況,本書在編寫過程中,刪除了繁雜的數(shù)學(xué)公式推導(dǎo)以及集成電路的內(nèi)部結(jié)構(gòu),力求簡(jiǎn)明扼要、深入淺出、通俗易懂。本書從工程應(yīng)用角度出發(fā),介紹了數(shù)字電子技術(shù)的基礎(chǔ)知識(shí)和理論,為進(jìn)一步學(xué)習(xí)專業(yè)課打下堅(jiān)實(shí)的基礎(chǔ),主要內(nèi)容包括數(shù)字邏輯基礎(chǔ)、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、555定時(shí)器與脈沖產(chǎn)生電路、數(shù)模和模數(shù)轉(zhuǎn)換、存儲(chǔ)器等傳統(tǒng)內(nèi)容,根據(jù)數(shù)字電子技術(shù)的最新發(fā)展,還增加了PLD/FPGA器件原理及應(yīng)用。本書注重“講、學(xué)、做”統(tǒng)一協(xié)調(diào),遵循理論和實(shí)踐結(jié)合的原則,實(shí)現(xiàn)了理論、EWB仿真實(shí)驗(yàn)和實(shí)訓(xùn)緊密結(jié)合,突出了數(shù)字電子技術(shù)應(yīng)用性、針對(duì)性和前瞻性;注重培養(yǎng)學(xué)生的自學(xué)能力、應(yīng)用能力和創(chuàng)新能力。在內(nèi)容安排上將理論知識(shí)與仿真實(shí)驗(yàn)相結(jié)合,敘述簡(jiǎn)練清楚,實(shí)例與知識(shí)點(diǎn)結(jié)合恰當(dāng),例題分析透徹,習(xí)題安排合理,實(shí)驗(yàn)內(nèi)容及步驟都經(jīng)過細(xì)致挑選和精心安排。
書籍目錄
第一章 數(shù)字電子技術(shù)概述 第一節(jié) 數(shù)字電路的特點(diǎn)和分類 第二節(jié) 數(shù)制與碼制 第三節(jié) 數(shù)字脈沖波形的主要參數(shù) 第四節(jié) 數(shù)字電路中的二極管、三極管和MOS管 習(xí)題一第二章 邏輯代數(shù)基礎(chǔ) 第一節(jié) 邏輯代數(shù)中的運(yùn)算 第二節(jié) 邏輯代數(shù)的基本定律、公式及規(guī)則 第三節(jié) 邏輯函數(shù)及其表示方法 第四節(jié) 邏輯函數(shù)的代數(shù)化簡(jiǎn)法 第五節(jié) 邏輯函數(shù)的卡諾圖化簡(jiǎn)法 實(shí)驗(yàn) 實(shí)驗(yàn)2—1 用分立元件實(shí)現(xiàn)門電路 習(xí)題二第三章 數(shù)字集成邏輯門電路 第一節(jié) 概述 第二節(jié) TTL集成邏輯門電路 第三節(jié) CMOS集成邏輯門電路 第四節(jié) TTL電路與高速CMOS電路的接口 第五節(jié) 國(guó)內(nèi)外集成電路的命名方法 實(shí)驗(yàn) 實(shí)驗(yàn)3—1 TTL電路和CMOS電路邏輯功能測(cè)試 實(shí)驗(yàn)3—2 門電路多余輸入端的處理 實(shí)驗(yàn)3—3 三態(tài)門邏輯功能測(cè)試及應(yīng)用 習(xí)題三第四章 組合邏輯電路 第一節(jié) 組合邏輯電路的分析 第二節(jié) 組合邏輯電路的設(shè)計(jì) 第三節(jié) 編碼器 第四節(jié) 譯碼器 第五節(jié) 數(shù)據(jù)分配器 第六節(jié) 數(shù)據(jù)選擇器 第七節(jié) 數(shù)值比較器 第八節(jié) 加法器 第九節(jié) 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn) 實(shí)驗(yàn) 實(shí)驗(yàn)4—1 組合邏輯電路設(shè)計(jì) 實(shí)驗(yàn)4—2 常用集成組合邏輯電路 習(xí)題四第五章 觸發(fā)器 第一節(jié) 概述 第二節(jié) 基本RS觸發(fā)器 第三節(jié) 同步觸發(fā)器 第四節(jié) 主從觸發(fā)器 第五節(jié) 邊沿觸發(fā)器 第六節(jié) 觸發(fā)器集成邏輯器件 第七節(jié) 應(yīng)用觸發(fā)器實(shí)現(xiàn)智力競(jìng)賽搶答器 實(shí)驗(yàn) 實(shí)驗(yàn)5—1 觸發(fā)器功能測(cè)試及應(yīng)用 習(xí)題五第六章 時(shí)序邏輯電路 第一節(jié) 概述 第二節(jié) 時(shí)序邏輯電路的分析 第三節(jié) 計(jì)數(shù)器 第四節(jié) 寄存器和移位寄存器 第五節(jié) 同步時(shí)序邏輯電路的設(shè)計(jì) 實(shí)驗(yàn) 實(shí)驗(yàn)6—1 計(jì)數(shù)器 實(shí)驗(yàn)6—2 移位寄存器 實(shí)驗(yàn)6—3 數(shù)字電子鐘設(shè)計(jì)與仿真 實(shí)驗(yàn)6—4 汽車尾燈控制電路設(shè)計(jì)與仿真 習(xí)題六第七章 555定時(shí)器與脈沖產(chǎn)生電路 第一節(jié) 概述 第二節(jié) 用555定時(shí)器構(gòu)成多諧振蕩器 第三節(jié) 用555定時(shí)器構(gòu)成施密特觸發(fā)器 第四節(jié) 用555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器 實(shí)驗(yàn) 實(shí)驗(yàn)7—1 555定時(shí)器及其應(yīng)用 習(xí)題七第八章 存儲(chǔ)器 第一節(jié) 概述 第二節(jié) 只讀存儲(chǔ)器——ROM 第三節(jié) 隨機(jī)存取存儲(chǔ)器——RAM 習(xí)題八第九章 可編程邏輯器件及其應(yīng)用 第一節(jié) 概述 第二節(jié) PLD/FPGA的編程語言 第三節(jié) 基于FPGA/CPLD的數(shù)字電路設(shè)計(jì) 習(xí)題九第十章 數(shù)/模和模/數(shù)轉(zhuǎn)換器 第一節(jié) 概述 第二節(jié) D/A轉(zhuǎn)換器 第三節(jié) A/D轉(zhuǎn)換器 實(shí)驗(yàn) 實(shí)驗(yàn)10—1 D/A、A/D轉(zhuǎn)換器測(cè)試 習(xí)題十附錄 附錄1 EWB簡(jiǎn)介 附錄2 PLD/FPGA開發(fā)工具簡(jiǎn)介 附錄3 數(shù)字電子技術(shù)實(shí)訓(xùn) 附錄4 常用數(shù)字集成電路型號(hào)及引腳參考文獻(xiàn)
圖書封面
評(píng)論、評(píng)分、閱讀與下載