數(shù)字邏輯

出版時(shí)間:2011-4  出版社:北京航空航天大學(xué)出版社  作者:程書偉,張丹,張華 主編  

內(nèi)容概要

  本書以簡(jiǎn)潔、通俗、先進(jìn)和實(shí)用的原則精心編寫,既介紹了數(shù)字邏輯的基本理論和經(jīng)典內(nèi)容,同時(shí)也介紹了數(shù)字電子技術(shù)的新成果和電路設(shè)計(jì)的新方法,重點(diǎn)在于培養(yǎng)學(xué)生的分析和設(shè)計(jì)邏輯電路的能力。全書共7章,主要內(nèi)容包括數(shù)字邏輯電路基礎(chǔ)知識(shí)、邏輯門、邏輯代數(shù)與邏輯函數(shù)、組合邏輯電路、時(shí)序邏輯電路、電子設(shè)計(jì)自動(dòng)化技術(shù)及工具、數(shù)字電路QuartusⅡ仿真與實(shí)踐訓(xùn)練,其中3、4、5章各有一個(gè)針對(duì)本章的實(shí)訓(xùn)內(nèi)容。
  每章有本章導(dǎo)讀、學(xué)習(xí)目標(biāo)、本章小結(jié)和思考與練習(xí),便于教師教學(xué)和學(xué)生自測(cè)。本書可作為高等學(xué)校計(jì)算機(jī)、電子、通信、信息、光電、電力系統(tǒng)及自動(dòng)化等專業(yè)的一門專業(yè)基礎(chǔ)課教材。

書籍目錄

第1章 邏輯代數(shù)基礎(chǔ)
1.1 概述
1.2 邏輯代數(shù)的基本運(yùn)算和門電路
1.3 邏輯代數(shù)的公式和規(guī)則
1.4 邏輯函數(shù)常用的描述方法及相互問(wèn)的轉(zhuǎn)換
1.5 邏輯函數(shù)的化簡(jiǎn)
第2章 組合邏輯電路
2.1 集成門電路
2.2 組合邏輯電路
2.3 組合邏輯電路中的競(jìng)爭(zhēng)和冒險(xiǎn)
第3章 常用組合邏輯電路及MSI組合電路模塊的應(yīng)用
3.1 編碼器和譯碼器
3.2 加法器和比較器
3.3 數(shù)據(jù)選擇器
實(shí)訓(xùn)題目1 8-3BCD七段顯示譯碼器
第4章 時(shí)序邏輯電路
4.1 時(shí)序邏輯電路的結(jié)構(gòu)和特點(diǎn)
4.2 觸發(fā)器
4.3 時(shí)序邏輯電路的分析
4.4 計(jì)數(shù)器
4.5 寄存器
4.6 時(shí)序邏輯電路的設(shè)計(jì)
實(shí)訓(xùn)題目2 D觸發(fā)器
第5章 MSI時(shí)序電路模塊及應(yīng)用
5.1 MSI計(jì)數(shù)器模塊及應(yīng)用
5.2 MSI寄存器模塊及應(yīng)用
5.3 移位寄存器型計(jì)數(shù)器
實(shí)訓(xùn)題目3 十進(jìn)制加減法計(jì)數(shù)器
第6章 電子設(shè)計(jì)自動(dòng)化技術(shù)及其工具
6.1 電子設(shè)計(jì)自動(dòng)化技術(shù)及其發(fā)展
6.2 電子設(shè)計(jì)自動(dòng)化應(yīng)用對(duì)象
6.3 EDA的優(yōu)勢(shì)
6.4 面FPGA/CPLD的開(kāi)發(fā)流程
6.5 QuartusⅡ概述
6.6 IP核
6.7 EDA技術(shù)的發(fā)展趨勢(shì)
6.8 FPGA/CPLDD簡(jiǎn)介
6.9 硬件描述語(yǔ)言
第7章 QuartusⅡ仿真與實(shí)踐訓(xùn)練
實(shí)訓(xùn)7.1 交通燈控制
實(shí)訓(xùn)7.2 數(shù)字鐘
課后習(xí)題答案
參考文獻(xiàn)

圖書封面

評(píng)論、評(píng)分、閱讀與下載


    數(shù)字邏輯 PDF格式下載


用戶評(píng)論 (總計(jì)1條)

 
 

  •   大學(xué)本科學(xué)計(jì)算機(jī)的同學(xué)如果不是對(duì)數(shù)電特別感興趣的話,看看這個(gè)了解一下就差不多了
 

250萬(wàn)本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7