出版時(shí)間:2004-1 出版社:電子工業(yè)出版社 作者:[美] John P.Uyemu 頁數(shù):474 字?jǐn)?shù):794000
Tag標(biāo)簽:無
內(nèi)容概要
本書介紹CMOS數(shù)字大規(guī)模集成電路與系統(tǒng)設(shè)計(jì)的基礎(chǔ)。 全書分為三部分。 第1部分介紹集成電路的邏輯與物理層設(shè)計(jì), 其中包括CMOS靜態(tài)門的邏輯設(shè)計(jì)與信號(hào)控制, 芯片生產(chǎn)與制造工藝, 版圖設(shè)計(jì)與CAD工具。 第2部分討論CMOS電子電路, 介紹MOSFET的特性和開關(guān)模型, 各類邏輯電路,包括高速CMOS邏輯電路,同時(shí)介紹分析邏輯鏈延時(shí)的經(jīng)典方法和新方法。第3部分為VLSI的系統(tǒng)設(shè)計(jì),介紹Verilog?HDL高層次描述語言, 分析數(shù)字系統(tǒng)單元庫部件以及加法器和乘法器的設(shè)計(jì),并且研究物理設(shè)計(jì)中應(yīng)當(dāng)考慮的問題,包括時(shí)鐘技術(shù)、 布局布線、 信號(hào)串?dāng)_、 測試與功耗問題。本書可作為電子、 電氣、 自動(dòng)化與計(jì)算機(jī)等專業(yè)本科高年級(jí)學(xué)生及研究生課程的教科書, 也可作為相關(guān)科技和工程技術(shù)人員的參考書。
書籍目錄
第1章VLSI概論 1.1復(fù)雜性與設(shè)計(jì) 1.1.1設(shè)計(jì)流程舉例 1.1.2VLSI芯片的類型 1.2基本概念 1.3本書安排 1.4參考資料第1部分硅 片 邏 輯 第2章MOSFET邏輯設(shè)計(jì) 2.1理想開關(guān)與布爾運(yùn)算 2.2MOSFET開關(guān) 2.3基本的CMOS邏輯門 2.3.1非門(NOT門) 2.3.2CMOS或非門(NOR門) 2.3.3CMOS與非門(NAND門) 2.4CMOS復(fù)合邏輯門 2.4.1結(jié)構(gòu)化邏輯設(shè)計(jì) 2.4.2異或門(XOR)和異或非門(XNOR) 2.4.3一般化的AOI和OAI邏輯門 2.5傳輸門(TG)電路 邏輯設(shè)計(jì) 2.6時(shí)鐘控制和數(shù)據(jù)流控制 2.7參考資料 2.8習(xí)題 第3章CMOS集成電路的物理結(jié)構(gòu) 第4章CMOS集成電路的制造 第5章物理設(shè)計(jì)的基本要素第2部分從邏輯到電子電路 第6章MOSFET的電氣特性 第7章CMOS邏輯門電子學(xué)分析 第8章高速CMOS邏輯電路設(shè)計(jì) 第9章CMOS邏輯電路的高級(jí)技術(shù)第3部分VLSI系統(tǒng)設(shè)計(jì) 第10章用Verilog——硬件描述語言描述系統(tǒng) 第11章常用的VLSI系統(tǒng)部件 第12章CMOS VLSI運(yùn)算電路 第13章存儲(chǔ)器與可編程邏輯 第14章系統(tǒng)級(jí)物理設(shè) 第15章VLSI時(shí)鐘和系統(tǒng)設(shè)計(jì) 第16章VLSI電路的可靠性與測
圖書封面
圖書標(biāo)簽Tags
無
評(píng)論、評(píng)分、閱讀與下載
超大規(guī)模集成電路與系統(tǒng)導(dǎo)論 PDF格式下載