ADSP SHARC系列DSP應(yīng)用系統(tǒng)設(shè)計

出版時間:2003-12-1  出版社:電子工業(yè)出版社  作者:劉書明,羅軍輝  頁數(shù):385  字?jǐn)?shù):530000  
Tag標(biāo)簽:無  

內(nèi)容概要

數(shù)字信號處理技術(shù)的迅猛發(fā)展,使DSP產(chǎn)品廣泛地應(yīng)用于通信、圖像處理、生物醫(yī)學(xué)、自動控制等領(lǐng)域。本書選定ADI公司最新的高性能DSP器件,簡要介紹了ADSP SHARC系列芯片的基本工作原理及性能指標(biāo),并著重闡述了應(yīng)用ADSP SHARC系列芯片組成數(shù)字信號處理系統(tǒng)時,在外圍硬件接口、軟件設(shè)計、系統(tǒng)設(shè)計等方面必須解決的問題。書中還提供了大量的設(shè)計實(shí)例,介紹了很多設(shè)計經(jīng)驗(yàn),同時也提供了系統(tǒng)設(shè)計范例,可供相關(guān)技術(shù)人員參考。
本書面向廣大電子工程設(shè)計人員,可供大專院校通信工程、電子工程、計算機(jī)應(yīng)用、工業(yè)自動化、自動控制等專業(yè)的教師、研究生和高年級本科學(xué)生作為教材使用,也可供通信和電子領(lǐng)域從事DSP芯片開發(fā)應(yīng)用的廣大科技人員閱讀參考。

書籍目錄

第1章  概論 1.1  數(shù)字信號處理器技術(shù) 1.2  數(shù)字信號處理器應(yīng)用設(shè)計第2章  ADSP SHARC系列處理器原理 2.1  ADSP SHARC系列處理器概述 2.2  ADSP SHARC系列處理器核 2.3  ADSP SHARC系列處理器存儲器 2.4  DMA 2.5  ADSP SHARC系列處理器鏈路口 2.6  ADSP SHARC系列處理器串行口 2.7  主機(jī)接口第3章  ADSP SHARC系列處理器接口設(shè)計 3.1  存儲器接口設(shè)計 3.2  主機(jī)接口與總線接口設(shè)計 3.3  高速A/D應(yīng)用系統(tǒng)的接口設(shè)計 3.4  高速D/A接口設(shè)計 3.5  ADSP SHARC系列處理器鏈路口的應(yīng)用 3.6  ADSP SHARC系列處理器串行口的應(yīng)用 3.7  ADSP SHARC系列處理器FLAG標(biāo)志的應(yīng)用 3.8  ADSP SHARC系列處理器DMA應(yīng)用 3.9  中斷第4章  ADSP SHARC系列處理器應(yīng)用系統(tǒng)設(shè)計 4.1  數(shù)字信號處理系統(tǒng)的實(shí)現(xiàn) 4.2  共享總線的緊耦合系統(tǒng) 4.3  鏈路口構(gòu)成松耦合系統(tǒng) 4.4  ADSP SHARC系列處理器應(yīng)用系統(tǒng)的程序加載 4.5  系統(tǒng)設(shè)計的有關(guān)問題 4.6  程序設(shè)計優(yōu)化第5章  ADSP SHARC系列處理器開發(fā)工具與軟件設(shè)計 5.1  VisualDSP++概述與程序設(shè)計流程 5.2  DSP匯編語言程序設(shè)計 5.3  DSP高級語言程序設(shè)計 5.4  匯編語言與高級語言的接口 5.5  鏈接描述文件LDF 5.6  集成開發(fā)調(diào)試環(huán)境IDDE第6章  應(yīng)用系統(tǒng)設(shè)計實(shí)例 6.1  DSP與LCD 點(diǎn)陣的設(shè)計 6.2  ADSP SHARC處理器在雷達(dá)信號處理中的應(yīng)用 6.3  音頻信號處理 6.4  濾波器設(shè)計附錄  SHARC元器件引腳說明參考文獻(xiàn)

圖書封面

圖書標(biāo)簽Tags

評論、評分、閱讀與下載


    ADSP SHARC系列DSP應(yīng)用系統(tǒng)設(shè)計 PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號-7