計(jì)算機(jī)硬件技術(shù)及應(yīng)用

出版時(shí)間:2008-5  出版社:浙江大學(xué)出版社  作者:崔麗群  頁數(shù):302  
Tag標(biāo)簽:無  

內(nèi)容概要

本書按照普通高等教育“十一五”國家級重點(diǎn)教材編寫的要求,從高等院校理工類專業(yè)本科教育對計(jì)算機(jī)應(yīng)用能力培養(yǎng)的要求出發(fā),以Intel 80X86 Pc系列機(jī)為主要背景,系統(tǒng)介紹了微型計(jì)算機(jī)的硬件技術(shù)及應(yīng)用基礎(chǔ)。全書分9章,分別介紹微型計(jì)算機(jī)系統(tǒng)組成與結(jié)構(gòu)、中央處理器(CPU)及指令系統(tǒng)、匯編語言程序設(shè)計(jì)基礎(chǔ)、存儲(chǔ)器組織結(jié)構(gòu)、輸入輸出(I/O)接口與控制、系統(tǒng)總線、數(shù)字I/O接口技術(shù)及應(yīng)用、模擬I/O接口技術(shù)及應(yīng)用、單片計(jì)算機(jī)及嵌入式系統(tǒng)設(shè)計(jì)等內(nèi)容。    本書的內(nèi)容選材注重科學(xué)性、先進(jìn)性、系統(tǒng)性、基礎(chǔ)性和應(yīng)用性,內(nèi)容組織遵循模塊化、結(jié)構(gòu)化和總體優(yōu)化的編寫原則,內(nèi)容闡述深入淺出,銜接緊湊;突出對計(jì)算機(jī)硬件技術(shù)基礎(chǔ)和應(yīng)用能力的培養(yǎng),特別適合高等院校理工類專業(yè)本科教學(xué)的特點(diǎn),同時(shí)兼顧研究生和各類計(jì)算機(jī)應(yīng)用培訓(xùn)班與從事微型計(jì)算機(jī)應(yīng)用開發(fā)工作的科技人員對計(jì)算機(jī)硬件技術(shù)及應(yīng)用基礎(chǔ)知識的需要。本書除可作為高等院校理工類專業(yè)的本科生教材外,還可用做研究生、各類計(jì)算機(jī)應(yīng)用技術(shù)培訓(xùn)班的培訓(xùn)生和從事計(jì)算機(jī)應(yīng)用開發(fā)工作的科技人員的參考書。

書籍目錄

第1章 計(jì)算機(jī)硬件技術(shù)基礎(chǔ)  1.1 概述    1.1.1 微型計(jì)算機(jī)主要性能指標(biāo)    1.1.2 馮·諾依曼體系結(jié)構(gòu)    1.1.3 匯編語言概述  1.2 數(shù)制    1.2.1 計(jì)數(shù)制    1.2.2 進(jìn)制轉(zhuǎn)換 1.3 字符編碼    1.3.1  BCD碼    1.3.2 字符編碼  習(xí)題一第2章 機(jī)器數(shù)的運(yùn)算方法  2.1 帶符號數(shù)的表示方法    2.1.1 定點(diǎn)數(shù)的數(shù)據(jù)表示    2.1.2 浮點(diǎn)數(shù)的數(shù)據(jù)表示  2.2 機(jī)器數(shù)的運(yùn)算方法    2.2.1 定點(diǎn)數(shù)加減運(yùn)算    2.2.2 二進(jìn)制乘法運(yùn)算    2.2.3 二進(jìn)制除法運(yùn)算    2.2.4 浮點(diǎn)數(shù)的運(yùn)算 2.3 數(shù)據(jù)校驗(yàn)碼   2.3.1 奇偶校驗(yàn)碼   2.3.2 海明校驗(yàn)碼   2.3.3 循環(huán)冗余校驗(yàn)碼  習(xí)題二第3章 微處理器  3.1 8086/8088微處理器的結(jié)構(gòu) 3.2 80X86微處理器及其發(fā)展 3.3 流水線技術(shù) 3.4 CISC計(jì)算機(jī)和RISC計(jì)算機(jī) 3.5 嵌入式處理器系統(tǒng) 習(xí)題三第4章 指令系統(tǒng)  4.1 指令格式和操作碼的擴(kuò)展技術(shù)  4.2 尋址方式  4.3 指令系統(tǒng)   4.3.1 數(shù)據(jù)傳送指令   4.3.2 算術(shù)運(yùn)算指令   4.3.3 邏輯操作指令   4.3.4 程序控制指令   4.3.5 串操作指令   4.3.6 輸入輸出指令   4.3.7 處理機(jī)指令  習(xí)題四第5章 匯編語言程序設(shè)計(jì) 5.1 匯編語言基礎(chǔ)    5.1.1 偽指令    5.1.2 匯編語言操作符 5.2 匯編語言程序設(shè)計(jì)方法   5.2.1 基本程序設(shè)計(jì)   5.2.2 子程序設(shè)計(jì)   5.2.3 高級匯編技術(shù)   5.2.4 系統(tǒng)功能調(diào)用  習(xí)題五第6章 存儲(chǔ)系統(tǒng) 6.1 存儲(chǔ)系統(tǒng)層次結(jié)構(gòu) 6.2 主存儲(chǔ)器   6.2.1 主存儲(chǔ)器概述   6.2.2 主存儲(chǔ)器的組成與控制 6.3 高速緩沖存儲(chǔ)器   6.3.1  Cache概述   6.3.2  Cache的工作原理   6.3.3  Cache的組織方式 ……第7章 中斷與中斷程序設(shè)計(jì) 第8章 輸入/輸出(I/O)系統(tǒng)與程序設(shè)計(jì) 第9章 總線結(jié)構(gòu)附錄A DEBUG命令附錄B DOS系統(tǒng)功能調(diào)用附錄C BIOS系統(tǒng)功能調(diào)用參考文獻(xiàn)

章節(jié)摘錄

第1章 計(jì)算機(jī)硬件技術(shù)基礎(chǔ)1.1 概述1.1.1 微型計(jì)算機(jī)主要性能指標(biāo)計(jì)算機(jī)系統(tǒng)的基本性能主要由以下幾個(gè)指標(biāo)來衡量。(1)字長字長是指計(jì)算機(jī)一次能直接處理的二進(jìn)制數(shù)的位數(shù)。一臺(tái)計(jì)算機(jī)的字長決定于它的通用寄存器、內(nèi)存儲(chǔ)器、ALU的位數(shù)和數(shù)據(jù)總線的寬度。字長越長,一個(gè)字長所能表示的數(shù)據(jù)精度就越高,計(jì)算機(jī)支持的指令越多,功能也越強(qiáng);在完成同樣精度的運(yùn)算時(shí),則數(shù)據(jù)處理速度越快。然而,字長越長,計(jì)算機(jī)的硬件代價(jià)相應(yīng)也增大。如8位機(jī)是指機(jī)器字長是8位的微型計(jì)算機(jī),Intel 80X86是16位機(jī),指機(jī)器字長是16位二進(jìn)制位數(shù)。一般情況下,CPU的內(nèi)、外數(shù)據(jù)總線寬度是一致的。但有的CPU為了改進(jìn)運(yùn)算性能,加大了CPU的內(nèi)部總線寬度,致使內(nèi)部字長與對外數(shù)據(jù)總線寬度不一致。如Intel 8088內(nèi)部數(shù)據(jù)總線寬度為16位,外部為8位,該芯片被稱為準(zhǔn)16位的CPU。(2)主頻主頻是指CPU的時(shí)鐘頻率,單位是MHz(兆赫)。主頻的高低在很大程度上決定了微機(jī)的運(yùn)算速度。(3)主存容量主存容量是指微型計(jì)算機(jī)所能存儲(chǔ)信息的字節(jié)數(shù)。內(nèi)存容量越大,能存儲(chǔ)的信息就越多,信息處理能力就越強(qiáng)。主存容量的單位是B、KB、MB、GB、TB等,B表示字節(jié)(Byte),各單位之間的關(guān)系為:1KB=1024B=210B1MB=1024KB=210KB=2zoB1GB=1024MB=210MB=230B1TB=1024GB=210 GB=240B(4)存取周期主存完成一次讀/寫操作所需的時(shí)間稱為存儲(chǔ)器的存取時(shí)間,連續(xù)完成兩次讀/寫所需的最短時(shí)間稱為存儲(chǔ)器的存取周期,存取周期越短,則存取速度越快。存取周期的長短影響計(jì)算機(jī)的運(yùn)算速度。

編輯推薦

《計(jì)算機(jī)硬件技術(shù)及應(yīng)用》由浙江大學(xué)出版社出版。

圖書封面

圖書標(biāo)簽Tags

評論、評分、閱讀與下載


    計(jì)算機(jī)硬件技術(shù)及應(yīng)用 PDF格式下載


用戶評論 (總計(jì)2條)

 
 

  •   這是我們老師出的書。。本學(xué)期用作教材的。。這本書講的還是很容易讓零基礎(chǔ)的學(xué)生接受的
  •   上課的教材啊,不是特別好,寫的有點(diǎn)亂。不過自己老師的推薦下吧
 

250萬本中文圖書簡介、評論、評分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號-7