出版時(shí)間:2008-1 出版社:浙江大學(xué)出版社 作者:黃瑞祥 頁數(shù):325
內(nèi)容概要
本書是浙江省高等教育重點(diǎn)建設(shè)教材,由來自于多所高校的多年從事數(shù)字電子技術(shù)教學(xué)和研究的教師合作完成。以“精心組織、保證基礎(chǔ)、精選內(nèi)容、面向應(yīng)用”為編寫原則,強(qiáng)調(diào)基礎(chǔ)性、系統(tǒng)性和實(shí)用性。 全書共分九章,內(nèi)容包括邏輯代數(shù)基礎(chǔ)、門電路、組合邏輯電路、集成觸發(fā)器、時(shí)序邏輯電路、可編程邏輯器件、Verilog HDL硬件描述語言、脈沖的產(chǎn)生和整形電路、數(shù)模(D/A)和模數(shù)(A/D)轉(zhuǎn)換電路。每章均有小節(jié)和與內(nèi)容相適應(yīng)的習(xí)題。 本書可以作為高等院校信息電子類、自動化類、計(jì)算機(jī)類、通信工程、測控技術(shù)與儀器等專業(yè)的教材,也可供其他從事電子技術(shù)工作的工程技術(shù)人員參考。
書籍目錄
第1章 邏輯代數(shù)基礎(chǔ) 1.1 概述 1.1.1 數(shù)字信號和數(shù)字化 1.1.2 二進(jìn)制數(shù)和編碼 1.2 邏輯代數(shù)的運(yùn)算規(guī)則 1.2.1 三種基本運(yùn)算 1.2.2 基本公式和常用公式 1.2.3 基本規(guī)則 1.3 邏輯函數(shù)及其表示方法 1.3.1 邏輯函數(shù) 1.3.2 邏輯函數(shù)的幾種表示方法 1.3.3 幾種表示方法之間的轉(zhuǎn)換 1.3.4 邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式 1.4 邏輯函數(shù)的公式化簡法 1.4.1 邏輯函數(shù)的最簡形式 1.4.2 邏輯函數(shù)的公式化簡法 1.5 邏輯函數(shù)的卡諾圖化簡法 1.5.1 卡諾圖的結(jié)構(gòu) 1.5.2 邏輯函數(shù)的卡諾圖 1.5.3 用卡諾圖化簡邏輯函數(shù) 1.6 具有約束的邏輯函數(shù)及其化簡 1.6.1 約束和約束條件 1.6.2 具有約束項(xiàng)的邏輯函數(shù)的化簡 本章小結(jié) 習(xí)題第2章 門電路 2.1 概述 2.1.1 什么是門電路? 2.1.2 高電平、低電平與正、負(fù)邏輯 2.1.3 數(shù)字集成電路的集成度及分類 2.2 半導(dǎo)體二極管、三極管和MOS管的開關(guān)特性 2.2.1 理想開關(guān)的開關(guān)特性 2.2.2 半導(dǎo)體二極管的開關(guān)特性 2.2.3 二極管開關(guān)等效電路 2.2.4 半導(dǎo)體三極管的開關(guān)特性 2.2.5 MOS管的開關(guān)特性 2.3 CMOS門電路 2.3.1 CMOS反相器 2.3.2 CMOS與非門、或非門、與門和或門 2.3.3 CMOS與或非門 2.3.4 CMOS傳輸門、三態(tài)門和漏極開路門 2.3.5 CMOS電路產(chǎn)品簡介及使用中應(yīng)注意的問題 2.4 TTL集成門電路 2.4.1 TTL反相器 2.4.2 TTL與非門、或非門、與門、或門、與或非門和異或門 2.4.3 TTL集電極開路門和三態(tài)門 2.4.4 TTL集成電路 2.5 TTL電路與CMOS電路的接口 2.5.1 用TTL電路驅(qū)動CMOS電路 2.5.2 用CMOS電路驅(qū)動TTL電路 本章小結(jié) 習(xí)題第3章 組合邏輯電路 3.1 概述 3.1.1 組合邏輯電路概念 3.1.2 組合邏輯電路的方框圖及特點(diǎn) 3.1.3 組合邏輯電路邏輯功能表示方法 3.1.4 組合邏輯電路分類 3.2 組合邏輯電路的分析方法 3.3 組合邏輯電路的設(shè)計(jì)方法 3.4 常用中規(guī)模標(biāo)準(zhǔn)組合模塊電路 3.4.1 中規(guī)模標(biāo)準(zhǔn)組合模塊電路概念 3.4.2 加法器 3.4.3 乘法器 3.4.4 數(shù)值比較器 ……第4章 集成觸發(fā)器第5章 時(shí)序邏輯電路第6章 可編程邏輯器件第7章 Verilog HDL硬件描述語言第8章 脈沖的產(chǎn)生和整形電路第9章 數(shù)模(D/A)和模數(shù)(A/D)轉(zhuǎn)換電路 附錄參考文獻(xiàn)
圖書封面
評論、評分、閱讀與下載