出版時(shí)間:2013-4 出版社:清華大學(xué)出版社 作者:潘 松,黃繼業(yè)
內(nèi)容概要
《EDA技術(shù)與VHDL(第4版高等院校電子信息科學(xué)與工程規(guī)劃教材)》編著者黃繼業(yè)。
《EDA技術(shù)與VHDL(第4版高等院校電子信息科學(xué)與工程規(guī)劃教材)》系統(tǒng)介紹了EDA技術(shù)和VHDL硬件描述語(yǔ)言,將VHDL的基礎(chǔ)知識(shí)、編程技巧和實(shí)用方法與實(shí)際工程開發(fā)技術(shù)在先進(jìn)的EDA設(shè)計(jì)平臺(tái)——Quartus Ⅱ上很好地結(jié)合起來,使讀者能通過《高等院校電子信息科學(xué)與工程規(guī)劃教材:EDA技術(shù)與VHDL(第4版)》的學(xué)習(xí)迅速了解并掌握EDA技術(shù)的基本理論和工程開發(fā)實(shí)用技術(shù),并為后續(xù)的深入學(xué)習(xí)和發(fā)展打下堅(jiān)實(shí)的理論與實(shí)踐基礎(chǔ)。
作者依據(jù)高校課堂教學(xué)和實(shí)驗(yàn)操作的規(guī)律與要求,并以提高學(xué)生的實(shí)際工程設(shè)計(jì)能力和自主創(chuàng)新能力為目的,對(duì)全書內(nèi)容作了恰當(dāng)?shù)木幣?。全書共分?個(gè)部分:EDA技術(shù)概述、VHDL語(yǔ)法知識(shí)及其實(shí)用技術(shù)、Quartus JI及LPM宏模塊的詳細(xì)使用方法、基于Verilog的有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)、基于VHDL的16位實(shí)用CPU設(shè)計(jì)技術(shù)及創(chuàng)新實(shí)踐項(xiàng)目、基于ModelSim的Test Bench仿真技術(shù)、基于MATLAB和DSPBuilder平臺(tái)的EDA設(shè)計(jì)技術(shù)及大量實(shí)用系統(tǒng)設(shè)計(jì)示例。除個(gè)別章節(jié)外,各章都安排了相應(yīng)的習(xí)題和大量針對(duì)性強(qiáng)的實(shí)驗(yàn)和設(shè)計(jì)項(xiàng)目。書中列舉的VHDL示例都經(jīng)編譯通過或經(jīng)硬件測(cè)試。
《高等院校電子信息科學(xué)與工程規(guī)劃教材:EDA技術(shù)與VHDL(第4版)》主要面向高等院校本、??艵DA技術(shù)和VHDL語(yǔ)言基礎(chǔ)課,推薦作為電子工程、通信、工業(yè)自動(dòng)化、計(jì)算機(jī)應(yīng)用技術(shù)、電子對(duì)抗、儀器儀表、數(shù)字信號(hào)或圖像處理等專業(yè)和相關(guān)實(shí)驗(yàn)指導(dǎo)課的授課教材或主要參考書,同時(shí)也可作為電子設(shè)計(jì)競(jìng)賽、FPGA開發(fā)應(yīng)用的自學(xué)參考書。
書籍目錄
第1章 EDA技術(shù)概述 1.1 EDA技術(shù) 1.2 EDA技術(shù)應(yīng)用對(duì)象 1.3 硬件描述語(yǔ)言VHDL 1.4 EDA技術(shù)的優(yōu)勢(shì) 1.5 面向FPGA的EDA開發(fā)流程 1.5.1 設(shè)計(jì)輸入 1.5.2 綜合 1.5.3 適配(布線布局) 1.5.4 仿真 1.5.5 RTL描述 1.6 可編程邏輯器件 1.6.1 PLD的分類 1.6.2 PROM可編程原理 1.6.3 GAL 1.7 CPLD的結(jié)構(gòu)與可編程原理 1.8 FPGA的結(jié)構(gòu)與工作原理 1.8.1 查找表邏輯結(jié)構(gòu) 1.8.2 CyclonelⅡ系列器件的結(jié)構(gòu)原理 1.9 硬件測(cè)試技術(shù) 1.9.1 內(nèi)部邏輯測(cè)試 1.9.2 ITAG邊界掃描測(cè)試 1.10 編程與配置 1.11 QUartusII 1.12 IP核 1.13 EDA的發(fā)展趨勢(shì) 習(xí)題 第2章 VHDL程序結(jié)構(gòu)與數(shù)據(jù)對(duì)象 2.1 VHDL程序結(jié)構(gòu) 2.2 VHDL程序基本構(gòu)建 2.2.1 實(shí)體和端口模式 2.2.2 結(jié)構(gòu)體 2.2.3 庫(kù)和庫(kù)的種類 2.2.4 庫(kù)和程序包的調(diào)用方法 2.2.5 配置 2.3 VHDL文字規(guī)則 2.3.1 數(shù)字 2.3.2 字符串 2.3.3 關(guān)鍵詞 2.3.4 標(biāo)識(shí)符及其表述規(guī)則 2.3.5 文件取名和存盤 2.3.6 規(guī)范的程序書寫格式 2.4 VHDL數(shù)據(jù)對(duì)象 2.4.1 常數(shù) 2.4.2 變量 2.4.3 信號(hào) 習(xí)題 第3章 VHDL數(shù)據(jù)類型與順序語(yǔ)句 3.1 VHDL數(shù)據(jù)類型 3.1.1 BIT和BIT-VECTOR類型 3.1.2 STD-LOGIC和STDLOGIC-VECTOR類型 3.1.3 整數(shù)類型INTEGER. 3.1.4 布爾數(shù)據(jù)類型BOOLEAN 3.1.5 SIGNED和UNSIGNED類型 3.1.6 其他預(yù)定義類型 3.1.7 數(shù)據(jù)類型轉(zhuǎn)換函數(shù) 3.2 VHDL最常用的順序語(yǔ)句 3.2.1 賦值語(yǔ)句 3.2.2 CASE語(yǔ)句 3.2.3 PROCESS語(yǔ)句 3.2.4 并置操作符& 3.2.5 IF語(yǔ)句 3.3 IF語(yǔ)句使用示例 3.3.1 D觸發(fā)器的VHDL描述 3.3.2 含異步復(fù)位和時(shí)鐘使能的D觸發(fā)器的VHDL描述 3.3.3 基本鎖存器的VHDL描述 3.3.4 含清O控制的鎖存器的VHDL描述 3.3.5 VHDL實(shí)現(xiàn)時(shí)序電路的不同表述方式 3.3.6 4位二進(jìn)制加法計(jì)數(shù)器設(shè)計(jì) 3.3.7 計(jì)數(shù)器更常用的VHDL表達(dá)方式 3.3.8 實(shí)用計(jì)數(shù)器的VHDL設(shè)計(jì) 3.3.9 含同步并行預(yù)置功能的8位移位寄存器設(shè)計(jì) ……第4章 時(shí)序仿真與硬件實(shí)現(xiàn)第5章 VHDL并行語(yǔ)句第6章 LPM宏模塊應(yīng)用第7章 VHDL設(shè)計(jì)深入第8章 VHDL狀態(tài)機(jī)設(shè)計(jì)與應(yīng)用第9章 基于VHDL的實(shí)用CPU創(chuàng)新設(shè)計(jì)第10章 VHDLTESTBENCH仿真第11章 DSPBUIDER設(shè)計(jì)初步第12章 DSPBUILDER設(shè)計(jì)深入附錄 AEDA開發(fā)系統(tǒng)及相關(guān)軟硬件參考文獻(xiàn)
編輯推薦
《EDA技術(shù)與VHDL(第4版高等院校電子信息科學(xué)與工程規(guī)劃教材)》編著者黃繼業(yè)。 全書共分為7個(gè)部分:EDA技術(shù)概述、VHDL語(yǔ)法知識(shí)及其實(shí)用技術(shù)、Quartus JI及LPM宏模塊的詳細(xì)使用方法、基于Verilog的有限狀態(tài)機(jī)設(shè)計(jì)技術(shù)、基于VHDL的16位實(shí)用CPU設(shè)計(jì)技術(shù)及創(chuàng)新實(shí)踐項(xiàng)目、基于ModelSim的Test Bench仿真技術(shù)、基于MATLAB和DSPBuilder平臺(tái)的EDA設(shè)計(jì)技術(shù)及大量實(shí)用系統(tǒng)設(shè)計(jì)示例。除個(gè)別章節(jié)外,各章都安排了相應(yīng)的習(xí)題和大量針對(duì)性強(qiáng)的實(shí)驗(yàn)和設(shè)計(jì)項(xiàng)目。書中列舉的VHDL示例都經(jīng)編譯通過或經(jīng)硬件測(cè)試。
圖書封面
評(píng)論、評(píng)分、閱讀與下載