計(jì)算機(jī)組成與設(shè)計(jì)

出版時(shí)間:2012-7  出版社:清華大學(xué)出版社  作者:薛宏熙 等編著  頁數(shù):274  字?jǐn)?shù):584000  

內(nèi)容概要

  《計(jì)算機(jī)系列教材:計(jì)算機(jī)組成與設(shè)計(jì)(第2版)》共分7章和兩個(gè)附錄,第1章是概論;第2章介紹數(shù)據(jù)在計(jì)算機(jī)內(nèi)部的表示形式;第3章介紹如何用數(shù)字電路實(shí)現(xiàn)數(shù)據(jù)的存儲(chǔ)與計(jì)算;第4-7章是計(jì)算機(jī)組成原理和設(shè)計(jì)方法的主體內(nèi)容,包括中央處理器(CPU)、存儲(chǔ)系統(tǒng)、外圍設(shè)備和輸入/輸出系統(tǒng)。附錄A介紹EDA工具ouartusⅡ,附錄B介紹硬件描述語言VHDL。本書附有光盤,其中包含EDA工具QuartusⅡ9.o(網(wǎng)絡(luò)版)、PPT形式的課件以及本書中涉及的VHDL源代碼。作者將習(xí)題解答放置在清華大學(xué)出版社網(wǎng)站,教師向出版社提供身份證明后可免費(fèi)下載。
  本書的特點(diǎn)是引入電子設(shè)計(jì)自動(dòng)化( Electronic Design Automation
EDA)工具和硬件描述語言VHDL,使理論教學(xué)和上機(jī)實(shí)驗(yàn)相結(jié)合,使學(xué)習(xí)基本原理和掌握設(shè)計(jì)方法相結(jié)合。
  《計(jì)算機(jī)系列教材:計(jì)算機(jī)組成與設(shè)計(jì)(第2版)》可作為高等院校計(jì)算機(jī)及相關(guān)專業(yè)“計(jì)算機(jī)組成原理”課程的教材,也可作為從事相關(guān)工作的工程技術(shù)人員的參考書。

作者簡(jiǎn)介

  薛宏熙,清華大學(xué)計(jì)算機(jī)系教授。1962年畢業(yè)于清華大學(xué)自動(dòng)控制系,畢業(yè)后在清華大學(xué)任教,其中1985年至1986年作為訪問學(xué)者在加拿大多倫多大學(xué)進(jìn)修。研究方向?yàn)閿?shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化,包括模擬、邏輯綜合、高層次綜合、形式驗(yàn)證、軟硬件協(xié)同設(shè)計(jì)、系統(tǒng)芯片設(shè)計(jì)工具研究等。講授過的課程有數(shù)字邏輯、計(jì)算機(jī)原理、計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)、數(shù)字系統(tǒng)自動(dòng)設(shè)計(jì)、VHDL與集成電路設(shè)計(jì)等。出版著作有《數(shù)字系統(tǒng)計(jì)算機(jī)輔助設(shè)計(jì)》、《數(shù)字系統(tǒng)設(shè)計(jì)自動(dòng)化》、《數(shù)字邏輯設(shè)計(jì)》等。譯著有《VHDL簡(jiǎn)明教程》、《用VHDL設(shè)計(jì)電子線路》、《數(shù)字邏輯與VHDL設(shè)計(jì)》等。
  胡秀珠,清華同方股份有限公司高級(jí)工程師。1964年畢業(yè)于清華大學(xué)自動(dòng)控制系,畢業(yè)后在北京理工大學(xué)任教,1981年調(diào)到清華大學(xué)計(jì)算機(jī)系,1997年加入清華同方計(jì)算機(jī)公司。主要從事電子產(chǎn)品、網(wǎng)絡(luò)系統(tǒng)和控制系統(tǒng)的研發(fā)、設(shè)計(jì)。在用EDA工具設(shè)計(jì)中、大規(guī)模集成電路方面,積累了豐富的經(jīng)驗(yàn)和實(shí)例。出版著作有《數(shù)字邏輯設(shè)計(jì)》等。
  鄭玉彤,中央民族大學(xué)計(jì)算機(jī)系副教授。1991年北京理工大學(xué)碩士研究生畢業(yè),之后任教于中央民族大學(xué)計(jì)算機(jī)系,2004年至2005年在美國(guó)UIUC伊利諾伊大學(xué)計(jì)算機(jī)系統(tǒng)進(jìn)修,研究方向?yàn)榍度胧较到y(tǒng)、系統(tǒng)設(shè)計(jì)自動(dòng)化等。講授過的課程有C語言程序設(shè)計(jì)、數(shù)字邏輯、計(jì)算機(jī)原理、計(jì)算機(jī)系統(tǒng)結(jié)構(gòu)、EDA技術(shù)與應(yīng)用等。

書籍目錄

第1章 概論
1.1 從外部觀察計(jì)算機(jī)
1.2 數(shù)字計(jì)算機(jī)與模擬計(jì)算機(jī)
1.3 計(jì)算機(jī)的內(nèi)部結(jié)構(gòu)
1.3.1 計(jì)算機(jī)硬件的組成
1.3.2 計(jì)算機(jī)軟件的組成
1.4 微型計(jì)算機(jī)的主要指標(biāo)
1.5 計(jì)算機(jī)的發(fā)展與應(yīng)用
1.5.1 制造工藝進(jìn)步導(dǎo)致計(jì)算機(jī)性能提高
1.5.2 計(jì)算機(jī)的普及與應(yīng)用導(dǎo)致計(jì)算機(jī)產(chǎn)業(yè)發(fā)展
1.5.3 遠(yuǎn)景展望
本章小結(jié)
習(xí)題
第2章 數(shù)碼系統(tǒng)——數(shù)據(jù)在計(jì)算機(jī)內(nèi)部的表示形式
2.1 數(shù)據(jù)表示形式的多樣性
2.1.1 適合于人的數(shù)據(jù)表示形式
2.1.2 適合于計(jì)算機(jī)的表示形式——編碼
2.1.3 數(shù)據(jù)格式的相互轉(zhuǎn)換
2.2 機(jī)器數(shù)的編碼格式
2.2.1 二進(jìn)制定點(diǎn)數(shù)的原碼表示形式
2.2.2 二進(jìn)制定點(diǎn)數(shù)的補(bǔ)碼表示形式
2.2.3 二進(jìn)制定點(diǎn)小數(shù)的反碼表示形式
2.2.4 十進(jìn)制數(shù)的二進(jìn)制編碼及運(yùn)算
2.2.5 浮點(diǎn)數(shù)的編碼形式
2.3 信息傳輸過程中的檢錯(cuò)/糾錯(cuò)碼
2.3.1 奇倡校驗(yàn)碼
2.3.2海明校驗(yàn)碼
2.3.3循環(huán)冗余校驗(yàn)碼
本章小結(jié)
習(xí)題
第3章 用數(shù)字電路實(shí)現(xiàn)數(shù)據(jù)的存儲(chǔ)與運(yùn)算
3.1 數(shù)字集成電路的基本元件——邏輯門
3.1.1 MOS晶體管
3.1.2 邏輯門
3.2 定點(diǎn)數(shù)的簡(jiǎn)單算術(shù)運(yùn)算
3.2.1 簡(jiǎn)單二進(jìn)制加法器的實(shí)現(xiàn)(舉例)
3.2.2 簡(jiǎn)單二進(jìn)制減法器的實(shí)現(xiàn)(舉例)
3.2.3 定點(diǎn)二進(jìn)制數(shù)的補(bǔ)碼加減法運(yùn)算器
3.2.4 定點(diǎn)二進(jìn)制數(shù)乘法運(yùn)算部件的實(shí)現(xiàn)
3.2.5 定點(diǎn)二進(jìn)制數(shù)除法運(yùn)算部件的實(shí)現(xiàn)
3.2.6 邏輯運(yùn)算的實(shí)現(xiàn)(舉例)
3.3 數(shù)據(jù)的存儲(chǔ)
3.3.1 寄存器(Register)
3.3.2 存儲(chǔ)器(Mem。ry)
3.4 二進(jìn)制定點(diǎn)數(shù)的乘法運(yùn)算
3.4.1 正數(shù)的定點(diǎn)小數(shù)乘法運(yùn)算
3.4.2 補(bǔ)碼的乘法運(yùn)算
3.5 二進(jìn)制定點(diǎn)數(shù)的除法運(yùn)算
3.5.1 正數(shù)的定點(diǎn)小數(shù)除法運(yùn)算
3.5.2 補(bǔ)碼的除法運(yùn)算
3.6 浮點(diǎn)數(shù)的算術(shù)運(yùn)算
3.6.1 浮點(diǎn)數(shù)的加減運(yùn)算
3.6.2 浮點(diǎn)數(shù)的乘除運(yùn)算
……
第4章 計(jì)算機(jī)的核心部件——處理器
第5章 多級(jí)結(jié)構(gòu)的存儲(chǔ)器系統(tǒng)
第6章 計(jì)算機(jī)的輸入輸出設(shè)備
第7章 計(jì)算機(jī)的輸入輸出系統(tǒng)
附錄A EDA工具QuartusⅡ簡(jiǎn)介
……

圖書封面

評(píng)論、評(píng)分、閱讀與下載


    計(jì)算機(jī)組成與設(shè)計(jì) PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7