電子電路EDA技術(shù)與應(yīng)用

出版時(shí)間:2011-11  出版社:清華大學(xué)出版社  作者:楊立英 編  頁(yè)數(shù):322  

內(nèi)容概要

  《電子電路eda技術(shù)與應(yīng)用》內(nèi)容包括eda技術(shù)概述、multisim
7基本操作和分析方法、應(yīng)用protel
dxp設(shè)計(jì)電路原理圖和印制電路板圖、可編程邏輯器件簡(jiǎn)介、eda開發(fā)工具軟件quartusⅱ的使用、eda技術(shù)的設(shè)計(jì)語(yǔ)言vhdl硬件描述語(yǔ)言簡(jiǎn)介、基于multisim
7的虛擬實(shí)驗(yàn)與仿真及基于quartusⅱ的數(shù)字電路設(shè)計(jì)與仿真。
  《電子電路eda技術(shù)與應(yīng)用》可作為高職院校應(yīng)用電子技術(shù)、電子信息、通信技術(shù)、工業(yè)自動(dòng)化和計(jì)算機(jī)應(yīng)用技術(shù)等相關(guān)專業(yè)的教材使用,也可供相關(guān)專業(yè)技術(shù)人員作為參考資料使用。

書籍目錄

第1章 概述 
 1.1 電子電路設(shè)計(jì)與eda仿真技術(shù) 
 1.2 常用的eda仿真軟件 
 小結(jié) 
第2章 multisim 7簡(jiǎn)介 
 2.1 multisim 7用戶界面 
  2.1.1 菜單欄 
  2.1.2 其他界面組成 
 2.2 multisim 7的元器件庫(kù)及儀器庫(kù) 
  2.2.1 元器件庫(kù) 
  2.2.2 儀器庫(kù) 
 2.3 創(chuàng)建電路圖的基本操作 
  2.3.1 電路界面的設(shè)置 
  2.3.2 元器件的選取操作 
  2.3.3 線路的連接 
  2.3.4 添加文本 
 2.4 子電路的使用 
  2.4.1 創(chuàng)建子電路圖 
  2.4.2 添加子電路   
  2.4.3 編輯子電路 
 2.5 虛擬儀器及其使用 
  2.5.1 數(shù)字萬(wàn)用表 
  2.5.2 函數(shù)信號(hào)發(fā)生器 
  2.5.3 瓦特表 
  2.5.4 雙蹤示波器 
  2.5.5 波特圖儀 
  2.5.6 字信號(hào)發(fā)生器 
  2.5.7 邏輯分析儀 
  2.5.8 邏輯轉(zhuǎn)換儀 
 2.6 電路的仿真與分析方法 
  2.6.1 仿真分析的基本操作 
  2.6.2 常用分析方法應(yīng)用 
 小結(jié) 
 習(xí)題 
第3章 應(yīng)用protei dxp設(shè)計(jì)電路原理圖 
 3.1 概述 
  3.1.1 protel dxp簡(jiǎn)介 
  3.1.2 protel dxp 2004的主要特點(diǎn) 
 3.2 protel dxp基礎(chǔ)知識(shí) 
  3.2.1 proteldxp 2004的工作環(huán)境 
  3.2.2 proteldxp 2004的系統(tǒng)參數(shù)設(shè)置 
  3.2.3 proteldxp 2004的文件管理 
  3.2.4 印制電路板(pcb)設(shè)計(jì)的工作流程 
 3.3 原理圖設(shè)計(jì) 
  3.3.1 顯示的操作 
  3.3.2 原理圖環(huán)境設(shè)置 
  3.3.3 裝入元件庫(kù) 
  3.3.4 元件的操作 
  3.3.5 導(dǎo)線的操作 
  3.3.6 電源與接地符號(hào) 
  3.3.7 網(wǎng)絡(luò)標(biāo)號(hào) 
  3.3.8 放置線路節(jié)點(diǎn) 
  3.3.9 制作電路的輸入、輸出端口 
  3.3.10 原理圖布局的調(diào)整 
  3.3.11 層次式電路的繪制 
  3.3.12 檢查電氣連接和生成報(bào)表 
  3.3.13 快捷鍵的使用 
 3.4 元件庫(kù)的管理 
  3.4.1 protel dxp元件庫(kù)簡(jiǎn)介 
  3.4.2 創(chuàng)建元件原理圖庫(kù) 
  3.4.3 新建pcb封裝庫(kù) 
  3.4.4 創(chuàng)建集成元件庫(kù) 
 3.5 pcb制作實(shí)例1 
  3.5.1 識(shí)別與分析原理圖 
  3.5.2 了解設(shè)計(jì)過程 
  3.5.3 創(chuàng)建和應(yīng)用原理圖庫(kù)和封裝庫(kù) 
  3.5.4 新建工程項(xiàng)目文件 
  3.5.5 設(shè)計(jì)原理圖 
  3.5.6 設(shè)計(jì)印制電路板圖 
 小結(jié) 
 習(xí)題 
第4章 應(yīng)用protel dxp設(shè)計(jì)電路板圖 
 4.1 印制電路板概述 
 4.2 印制電路板編輯器界面縮放 
 4.3 工具欄的使用 
 4.4 印制電路板設(shè)計(jì)步驟 
 4.5 電路板工作層面的設(shè)置 
  4.5.1 圖層堆棧管理器 
  4.5.2 設(shè)置protel dxp的工作層面 
 4.6 設(shè)置環(huán)境參數(shù) 
 4.7 規(guī)劃電路板 
 4.8 準(zhǔn)備電路原理圖和網(wǎng)絡(luò)表 
 4.9 網(wǎng)絡(luò)表與元件封裝的裝入 
 4.10 自動(dòng)布局 
 4.11 網(wǎng)絡(luò)密度分析 
 4.12 3d效果 
 4.13 自動(dòng)布線 
 4.14 pcb驗(yàn)證和錯(cuò)誤檢查 
 4.15 pcb的高級(jí)編輯技巧 
 4.16 印制電路板報(bào)表和打印電路板 
 4.17 pcb制作實(shí)例2 
  4.17.1 原理圖的識(shí)別與分析 
  4.17.2 舊版本中庫(kù)文件的升級(jí) 
  4.17.3 原理圖設(shè)計(jì)準(zhǔn)備工作 
  4.17.4 電路原理圖繪制 
  4.17.5 印制電路板的設(shè)計(jì) 
 小結(jié) 
 習(xí)題 
第5章 可編程邏輯器件 
 5.1 可編程邏輯器件概述 
  5.1.1 可編程邏輯器件的發(fā)展歷程 
  5.1.2 可編程邏輯器件的分類 
 5.2 復(fù)雜可編程邏輯器件(cpld) 
  5.2.1 altera公司的max7000系列 
  5.2.2 max7000系列器件編程 
 5.3 現(xiàn)場(chǎng)可編程門陣列(fpga) 
  5.3.1 altera公司的flex10k系列 
  5.3.2 現(xiàn)場(chǎng)可編程門陣列的配置 
 小結(jié) 
第6章 quartusⅱ設(shè)計(jì)簡(jiǎn)介 
 6.1 概述 
 6.2 quartusⅱ軟件的安裝 
  6.2.1 系統(tǒng)要求 
  6.2.2 安裝操作 
  6.2.3 安裝許可證 
 6.3 quartusⅱ設(shè)計(jì)流程 
  6.3.1 輸入 
  6.3.2 編譯 
  6.3.3 仿真 
  6.3.4 下載和器件測(cè)試 
 6.4 quartusⅱ設(shè)計(jì)實(shí)例 
  6.4.1 文本設(shè)計(jì)輸入方式 
  6.4.2 原理圖設(shè)計(jì)輸入方式 
 6.5 轉(zhuǎn)化max+plusⅱ工程文件 
 小結(jié) 
 習(xí)題 
第7章 vhdl硬件描述語(yǔ)言簡(jiǎn)介 
 7.1 vhdl概述 
 7.2 vhdl的基本結(jié)構(gòu) 
  7.2.1 實(shí)體 
  7.2.2 結(jié)構(gòu)體 
  7.2.3 庫(kù)和程序包 
  7.2.4 配置 
 7.3 數(shù)據(jù)對(duì)象和數(shù)據(jù)類型 
  7.3.1 數(shù)據(jù)對(duì)象 
  7.3.2 數(shù)據(jù)類型 
  7.3.3 vhdl的運(yùn)算操作符及優(yōu)先級(jí) 
 7.4 vhdl的主要描述語(yǔ)句 
  7.4.1 順序語(yǔ)句 
  7.4.2 并行語(yǔ)句 
 7.5 vhdl的結(jié)構(gòu)體描述方法 
  7.5.1 行為描述 
  7.5.2 數(shù)據(jù)流描述 
  7.5.3 結(jié)構(gòu)描述 
 7.6 vhdl語(yǔ)言描述實(shí)例 
  7.6.1 組合邏輯電路的描述 
  7.6.2 時(shí)序邏輯電路的描述 
  7.6.3 狀態(tài)機(jī)設(shè)計(jì)簡(jiǎn)介 
 小結(jié) 
 習(xí)題 
第8章 基于multisim 7的虛擬實(shí)驗(yàn)與仿真 
 8.1 模擬電路虛擬實(shí)驗(yàn)與仿真 
  8.1.1 負(fù)反饋放大器的仿真分析 
  8.1.2 差分放大電路的仿真分析 
  8.1.3 信號(hào)運(yùn)算電路的仿真 
  8.1.4 低頻功率放大電路的仿真 
  8.1.5 信號(hào)產(chǎn)生電路的仿真 
  8.1.6 直流穩(wěn)壓電源的測(cè)試 
 8.2 數(shù)字電路虛擬實(shí)驗(yàn)與仿真 
  8.2.1 一位全加器的功能測(cè)試 
  8.2.2 四位全加器的設(shè)計(jì) 
  8.2.3 編碼器的功能測(cè)試 
  8.2.4 555時(shí)基電路的應(yīng)用測(cè)試 
  8.2.5 交通燈控制電路的設(shè)計(jì)與仿真 
  8.2.6 流水燈電路的設(shè)計(jì) 
  8.2.7 a/d與d/a功能測(cè)試 
  8.2.8 隨機(jī)燈發(fā)生器 
 小結(jié) 
 習(xí)題 
第9章 基于quartusⅱ的數(shù)字電路設(shè)計(jì)與仿真 
 9.1 用電路圖輸入方法設(shè)計(jì)與仿真 
  9.1.1 一位計(jì)數(shù)器的計(jì)數(shù)、譯碼、顯示電路 
  9.1.2 多位計(jì)數(shù)器的計(jì)數(shù)、譯碼、顯示電路 
 9.2 用vhdl設(shè)計(jì)與仿真 
  9.2.1 用vhdl描述集成計(jì)數(shù)器74ls169 
  9.2.2 bcd碼六十進(jìn)制同步計(jì)數(shù)器 
  9.2.3 序列信號(hào)發(fā)生器 
 9.3 數(shù)字系統(tǒng)設(shè)計(jì)舉例 
  9.3.1 密碼鎖 
  9.3.2 8路彩燈控制器 
  9.3.3 交通燈控制器 
  9.3.4 出租車計(jì)價(jià)器 
  9.3.5 三層電梯控制器 
 小結(jié) 
 習(xí)題 
參考文獻(xiàn) 
    

章節(jié)摘錄

版權(quán)頁(yè):插圖:“總線”屬性對(duì)話框的設(shè)置與“導(dǎo)線”屬性對(duì)話框的設(shè)置方法類同,都是對(duì)線的顏色和線的寬度的設(shè)置。一般情況下采用默認(rèn)設(shè)置即可。7.放置總線的分支線總線分支是單一導(dǎo)線進(jìn)出總線的端點(diǎn)。導(dǎo)線與總線連接時(shí)必須使用總線分支,總線分支沒有任何的電氣連接意義,只是讓電路圖看上去簡(jiǎn)潔美觀。(1)啟動(dòng)總線分支命令單擊繪圖工具欄中的總路線分支圖標(biāo),或執(zhí)行菜單命令“放置”總線入口”。(2)繪制總線分支的步驟執(zhí)行繪制總線分支命令后,鼠標(biāo)指針形狀變成十字形,并有分支線“/”懸浮在鼠標(biāo)指針上。如果需要改變分支線的方向,僅需要按空格鍵就可以了。移動(dòng)鼠標(biāo)指針到所要放置總路線分支的位置,鼠標(biāo)指針上出現(xiàn)兩個(gè)紅色的十字叉,單擊即可完成第一個(gè)總線分支的放置,依次可以放置所有的總線分支。繪制完所有的總線分支后,單擊或按Esc鍵退出繪制總線分支狀態(tài),鼠標(biāo)指針形狀由十字形變成箭頭。(3)總線入口屬性的設(shè)置在繪制總線分支狀態(tài)下,按Tab鍵,彈出“總線入口”屬性對(duì)話框,或者在退出繪制總路線分支狀態(tài)后,雙擊總線分支也會(huì)彈出“總線入口”屬性對(duì)話框。在總線分支屬性對(duì)話框中,可以設(shè)置顏色和線寬,“位置”一般不需要設(shè)置,采用默認(rèn)設(shè)置即可。

編輯推薦

《電子電路EDA技術(shù)與應(yīng)用》是高等院校電子信息應(yīng)用型規(guī)劃教材之一。

圖書封面

評(píng)論、評(píng)分、閱讀與下載


    電子電路EDA技術(shù)與應(yīng)用 PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7