出版時(shí)間:2012-1 出版社:清華大學(xué)出版社 作者:秦雯 編 頁(yè)數(shù):236
內(nèi)容概要
本書是參照教育部制定的“高職高專數(shù)字電子技術(shù)課程教學(xué)基本要求”,為適應(yīng)高職高專人才培養(yǎng)的需要,在總結(jié)了多年的教學(xué)實(shí)踐經(jīng)驗(yàn)基礎(chǔ)上編寫而成的。在內(nèi)容的編排上充分考慮了高職高專教育的特點(diǎn),并結(jié)合了現(xiàn)代數(shù)字電子技術(shù)的發(fā)展趨勢(shì)。
本書共分8章,第1章是數(shù)字電路基礎(chǔ),第2章是集成邏輯門,第3章是組合邏輯電路,第4章是時(shí)序邏輯電路,第5章是脈沖波形的產(chǎn)生及整形,第6章是數(shù)—模與模—數(shù)轉(zhuǎn)換器,第7章是半導(dǎo)體存儲(chǔ)器與可編程邏輯器件,第8章是數(shù)字系統(tǒng)的eda設(shè)計(jì)。
本書各章配有本章要點(diǎn)、技能目標(biāo)、主要理論及工程應(yīng)用導(dǎo)航、本章小結(jié)、思考題與習(xí)題,并附有實(shí)用集成電路芯片資料、數(shù)字系統(tǒng)讀圖等內(nèi)容,以滿足讀者學(xué)習(xí)和實(shí)踐的需要。
本書可作為高職高專學(xué)校電氣、電子通信、計(jì)算機(jī)等專業(yè)的教材使用,也可供其他工科專業(yè)和成人教育的學(xué)生和教師選用。
書籍目錄
第1章 數(shù)字電路基礎(chǔ)
1.1 概述
1.1.1 數(shù)字信號(hào)與模擬信號(hào)
1.1.2 數(shù)字電路的分類和優(yōu)點(diǎn)
1.1.3 數(shù)字電子技術(shù)課程的主要研究問(wèn)題
1.2 數(shù)制和碼制
1.2.1 數(shù)制
1.2.2 碼制
1.3 邏輯函數(shù)與邏輯門
1.3.1 基本概念
1.3.2 三種基本邏輯函數(shù)及邏輯門
1.3.3 復(fù)合邏輯函數(shù)
1.4 邏輯函數(shù)的幾種表示方法及其相互轉(zhuǎn)換
1.4.1 邏輯函數(shù)的幾種表示方法
1.4.2 幾種表示方法的相互轉(zhuǎn)換
1.5 邏輯代數(shù)的基本定律和規(guī)則
1.5.1 基本定律和常用公式
1.5.2 三個(gè)重要規(guī)則
1.6 邏輯函數(shù)的代數(shù)化簡(jiǎn)法
1.7 邏輯函數(shù)的卡諾圖化簡(jiǎn)法
1.7.1 邏輯函數(shù)的最小項(xiàng)及最小項(xiàng)表達(dá)式
1.7.2 邏輯函數(shù)的卡諾圖表示方法
1.7.3 用卡諾圖化簡(jiǎn)邏輯函數(shù)
1.8 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)及其化簡(jiǎn)
1.8.1 邏輯函數(shù)中的無(wú)關(guān)項(xiàng)
1.8.2 具有無(wú)關(guān)項(xiàng)邏輯函數(shù)的化簡(jiǎn)
本章小結(jié)
思考題與習(xí)題
第2章 集成邏輯門
2.1 概述
2.2 ttl集成邏輯門
2.2.1 ttl與非門的工作原理
2.2.2 ttl邏輯門的特性
2.2.3 ttl邏輯門系列
2.2.4 三態(tài)門
2.2.5 集電極開(kāi)路門
2.3 cmos集成邏輯門
2.3.1 cmos反相器
2.3.2 cmos邏輯門的特性
2.3.3 其他的cmos邏輯門
2.3.4 cmos邏輯門系列
2.4 集成邏輯門電路的使用
2.4.1 集成邏輯門電路使用應(yīng)注意的問(wèn)題
2.4.2 集成邏輯門電路接口
2.4.3 數(shù)字封裝類型及其他邏輯門系列
2.5 集成邏輯門電路應(yīng)用舉例
木章小結(jié)
思考題與習(xí)題
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析與設(shè)計(jì)
3.2.1 組合邏輯電路的分析
3.2.2 組合邏輯電路的設(shè)計(jì)
3.3 加法器
3.3.1 串行進(jìn)位加法器
3.3.2 超前進(jìn)位加法器
3.4 數(shù)值比較器
3.4.1 1位數(shù)值比較器
3.4.2 集成數(shù)值比較器
3.5 編碼器
3.5.1 普通編碼器
3.5.2 優(yōu)先編碼器
3.6 譯碼器
3.6.1 進(jìn)制譯碼器
3.6.2 二一十進(jìn)制譯碼器
3.6.3 顯示譯碼器
3.7 數(shù)據(jù)分配器與數(shù)據(jù)選擇器
3.7.1 數(shù)據(jù)分配器
3.7.2 數(shù)據(jù)選擇器
3.8 用中規(guī)模集成器件設(shè)計(jì)組合邏輯電路
3.9 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
3.9.1 競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象及其產(chǎn)生的原因
3.9.2 競(jìng)爭(zhēng)冒險(xiǎn)的識(shí)別
3.9.3 競(jìng)爭(zhēng)冒險(xiǎn)的消除
本章小結(jié)
思考題與習(xí)題
第4章 時(shí)序邏輯電路
4.1 概述
4.2 觸發(fā)器
4.2.1 基本rs觸發(fā)器
4.2.2 鐘控rs觸發(fā)器
4.2.3 jk觸發(fā)器
4.2.4 d觸發(fā)器
4.2.5 t觸發(fā)器和t'觸發(fā)器
4.2.6 觸發(fā)器小結(jié)
4.3 觸發(fā)器邏輯功能的轉(zhuǎn)換
4.4 觸發(fā)器應(yīng)用舉例
4.5 時(shí)序邏輯電路的分析方法
4.6 寄存器和移位寄存器
4.6.1 數(shù)據(jù)寄存器
4.6.2 移位寄存器
4.7 計(jì)數(shù)器
4.7.1 異步計(jì)數(shù)器
4.7.2 同步計(jì)數(shù)器
4.7.3 任意模值計(jì)數(shù)器
4.8 同步時(shí)序邏輯電路的設(shè)計(jì)方法
4.8.1 傳統(tǒng)設(shè)計(jì)方法
4.8.2 有限狀態(tài)機(jī)設(shè)計(jì)方法
4.9 時(shí)序邏輯電路應(yīng)用舉例
本章小結(jié)
思考題與習(xí)題
第5章 脈沖波形的產(chǎn)生及整形
5.1 概述
5.2 多諧振蕩器
5.2.1 門電路多諧振蕩器
5.2.2 石英晶體多諧振蕩器
5.2.3 多諧振蕩器的應(yīng)用
5.3 單穩(wěn)態(tài)觸發(fā)器
5.3.1 門電路組成的單穩(wěn)態(tài)觸發(fā)器
5.3.2 集成單穩(wěn)態(tài)觸發(fā)器
5.3.3 集成單穩(wěn)態(tài)觸發(fā)器的應(yīng)用
5.4 施密特觸發(fā)器及其應(yīng)用
5.4.1 門電路組成的集成施密特觸發(fā)器
5.4.2 集成施密特觸發(fā)器及應(yīng)用
5.5 555定時(shí)器及其應(yīng)用
5.5.1 555定時(shí)器的組成與工作原理
5.5.2 555定時(shí)器的典型應(yīng)用
本章小結(jié)
思考題與習(xí)題
第6章 數(shù)—模與?!獢?shù)轉(zhuǎn)換器
6.1 概述
6.2 d/a轉(zhuǎn)換器
6.2.1 倒置t型d/a轉(zhuǎn)換器
6.2.2 d/a轉(zhuǎn)換器的主要技術(shù)指標(biāo)
6.2.3 集成d/a轉(zhuǎn)換器及應(yīng)用
6.3 a/d轉(zhuǎn)換器
6.3.1 a/d轉(zhuǎn)換的一般過(guò)程
6.3.2 逐次比較型a/d轉(zhuǎn)換器
6.3.3 a/d轉(zhuǎn)換器的主要技術(shù)指標(biāo)
6.3.4 集成a/d轉(zhuǎn)換器及應(yīng)用
本章小結(jié)
思考題與習(xí)題
第7章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件
7.1 半導(dǎo)體存儲(chǔ)器
7.1.1 只讀存儲(chǔ)器
7.1.2 讀寫存儲(chǔ)器
7.1.3 存儲(chǔ)器容量的擴(kuò)展
7.2 可編程邏輯器件
7.2.1 概述
7.2.2 簡(jiǎn)單可編程邏輯器件
7.2.3 復(fù)雜可編程邏輯器件
本章小結(jié)
思考題與習(xí)題
第8章 數(shù)字系統(tǒng)的eda設(shè)計(jì)
8.1 數(shù)字系統(tǒng)設(shè)計(jì)概述
8.2 quartus ii簡(jiǎn)介
本章小結(jié)
思考題與習(xí)題
附錄1 數(shù)字系統(tǒng)讀圖
附錄2 常見(jiàn)數(shù)字邏輯器件
思考題與習(xí)題部分答案
參考文獻(xiàn)
圖書封面
評(píng)論、評(píng)分、閱讀與下載