出版時(shí)間:2010-7 出版社:清華大學(xué)出版社 作者:楊旭,劉盾 等編著 頁數(shù):332
Tag標(biāo)簽:無
內(nèi)容概要
EDA技術(shù)是當(dāng)今電子信息領(lǐng)域最先進(jìn)的技術(shù)之一,已廣泛應(yīng)用于電子、通信、工業(yè)自動化、智能儀表、圖像處理以及計(jì)算機(jī)等領(lǐng)域。因此,EDA技術(shù)是電子工程師必須掌握的一門技術(shù)。 本書根據(jù)電子信息類課程課堂教學(xué)和實(shí)驗(yàn)要求,以提高學(xué)生的實(shí)踐動手能力和工程設(shè)計(jì)能力為目的,從應(yīng)用的角度出發(fā),共分11章,包括EDA技術(shù)理論基礎(chǔ)與實(shí)驗(yàn)兩部分。EDA技術(shù)理論基礎(chǔ)部分主要內(nèi)容有EDA技術(shù)的開發(fā)方法、Quartus II軟件開發(fā)工具、原理圖設(shè)計(jì)方法、VHDL設(shè)計(jì)方法、VHDL語言基礎(chǔ)、數(shù)字邏輯電路設(shè)計(jì)方法、VHDL與原理圖混合設(shè)計(jì)技術(shù)、CPLD/FPGA器件基礎(chǔ)、較復(fù)雜的數(shù)字系統(tǒng)開發(fā)設(shè)計(jì)技術(shù)和EDA技術(shù)中的硬件電路設(shè)計(jì)技術(shù); 實(shí)驗(yàn)部分主要根據(jù)現(xiàn)代實(shí)驗(yàn)教學(xué)的三個層次:以驗(yàn)證型實(shí)驗(yàn)、設(shè)計(jì)型實(shí)驗(yàn)和綜合設(shè)計(jì)型實(shí)驗(yàn)為主線,精心設(shè)計(jì)了15個典型的不同層次的實(shí)驗(yàn)項(xiàng)目,可供不同課時(shí)和不同程度的學(xué)生學(xué)習(xí)?! ”緯荅DA技術(shù)和實(shí)驗(yàn)的基礎(chǔ)教材,可供高等院校的電類、信息類和機(jī)電工程各專業(yè)的本科生使用。鑒于本書的實(shí)用性和應(yīng)用性突出,可以作為高職高專院校和初學(xué)者的EDA技術(shù)教材,也可作為廣大工程技術(shù)人員的參考書?! ”緯溆卸嗝襟w教學(xué)課件,供教師選用。
書籍目錄
第一部分 EDA技術(shù)理論基礎(chǔ) 第1章 EDA技術(shù)概述 1.1 EDA 技術(shù)的含義 1.2 EDA 技術(shù)的發(fā)展 1.2.1 計(jì)算機(jī)輔助設(shè)計(jì)階段 1.2.2 計(jì)算機(jī)輔助工程階段 1.2.3 電子系統(tǒng)設(shè)計(jì)自動化階段 1.3 常用的EDA技術(shù)開發(fā)工具 1.3.1 Altera公司集成EDA集成開發(fā)工具 1.3.2 Xilinx公司的EDA集成開發(fā)工具 1.3.3 Lattice公司的EDA集成開發(fā)工具 1.4 EDA技術(shù)的軟件開發(fā) 1.4.1 原理圖設(shè)計(jì)簡介 1.4.2 硬件描述語言設(shè)計(jì)簡介 1.4.3 VHDL語言概述 1.5 EDA技術(shù)的硬件概述 1.5.1 可編程邏輯器件簡介 1.5.2 CPLD/FPGA基礎(chǔ) 1.6 EDA 技術(shù)的設(shè)計(jì)流程 1.6.1 設(shè)計(jì)輸入 1.6.2 設(shè)計(jì)綜合與適配 1.6.3 仿真 1.6.4 編程、配置 1.6.5 硬件驗(yàn)證 1.7 傳統(tǒng)設(shè)計(jì)方法和 EDA設(shè)計(jì)方法的比較 1.7.1 傳統(tǒng)設(shè)計(jì)方法 1.7.2 EDA設(shè)計(jì)方法 1.8 EDA技術(shù)的發(fā)展趨勢 思考題與習(xí)題 第2章 原理圖輸入設(shè)計(jì) 2.1 Quartus II軟件介紹 2.1.1 Quartus II軟件開發(fā)流程 2.1.2 Quartus II軟件的特點(diǎn) 2.1.3 Quartus II軟件的圖形用戶界面 2.2 用原理圖編輯方法設(shè)計(jì)2-4譯碼器 2.2.1 2-4譯碼器電路輸入與編輯 2.2.2 2-4譯碼器的綜合 2.2.3 2-4譯碼器的仿真 2.2.4 2-4譯碼器的編程下載 2.3 較復(fù)雜的原理圖設(shè)計(jì) 2.3.1 30秒倒計(jì)時(shí)電路設(shè)計(jì) 2.3.2 電子鐘計(jì)數(shù)電路設(shè)計(jì) 思考題與習(xí)題 第3章 VHDL快速入門 3.1 VHDL體系結(jié)構(gòu) 3.1.1 VHDL體系結(jié)構(gòu) 3.1.2 庫、程序包 3.1.3 實(shí)體部分 3.1.4 結(jié)構(gòu)體部分 3.1.5 配置部分 3.2 數(shù)據(jù)選擇器的VHDL描述 3.2.1 2選1數(shù)據(jù)選擇器的VHDL描述 3.2.2 2選1數(shù)據(jù)選擇器的VHDL相關(guān)語法分析 3.3 觸發(fā)器的VHDL描述 3.3.1 D觸發(fā)器的VHDL描述 3.3.2 D觸發(fā)器的VHDL相關(guān)語法分析 思考題與習(xí)題 第4章 VHDL基本語句與要素 4.1 VHDL的順序語句 4.1.1 賦值語句 4.1.2 IF語句 4.1.3 CASE語句 4.1.4 LOOP語句 4.1.5 NEXT語句 4.1.6 EXIT語句 4.1.7 WAIT語句 4.1.8 ASSERT語句 4.1.9 REPORT語句 4.1.10 子程序調(diào)用語句 4.1.11 RETURN語句和NULL語句 4.2 VHDL的并行語句 4.2.1 進(jìn)程語句 4.2.2 并行信號賦值語句 4.2.3 并行過程調(diào)用語句 4.2.4 元件例化語句 4.2.5 塊語句 4.2.6 生成語句 4.3 VHDL語言要素 4.3.1 VHDL文字規(guī)則 4.3.2 數(shù)據(jù)對象 4.3.3 VHDL數(shù)據(jù)類型 4.3.4 VHDL操作符 4.4 VHDL子程序 4.4.1 函數(shù) 4.4.2 過程 4.5 VHDL庫 4.5.1 VHDL庫的種類 4.5.2 VHDL庫的用法 思考題與習(xí)題 第5章 基本邏輯電路的VHDL設(shè)計(jì) 第6章 VHDL與原理圖層次型混合設(shè)計(jì) 第7章 宏功能模塊的應(yīng)用 第8章 可編程邏輯器件基礎(chǔ)及應(yīng)用 第9章 設(shè)計(jì)技巧與優(yōu)化 第10章 數(shù)字電子系統(tǒng)綜合設(shè)計(jì)實(shí)例第二部分 實(shí)驗(yàn) 第11章 EDA技術(shù)實(shí)驗(yàn)附錄
圖書封面
圖書標(biāo)簽Tags
無
評論、評分、閱讀與下載
EDA技術(shù)基礎(chǔ)與實(shí)驗(yàn)教程 PDF格式下載