出版時間:2010-5 出版社:清華大學(xué) 作者:羅萍//張為 頁數(shù):325
內(nèi)容概要
本書是集成電路領(lǐng)域相關(guān)專業(yè)的一本人門性教材,主要介紹與集成電路設(shè)計相關(guān)的一些基礎(chǔ)知識。全書共分10章,以集成電路設(shè)計為核心,全面介紹現(xiàn)代集成電路技術(shù)。內(nèi)容主要包括半導(dǎo)體材料與器件物理、集成電路制造技術(shù)、典型數(shù)字模擬集成電路、現(xiàn)代集成電路設(shè)計技術(shù)與方法學(xué)、芯片的封裝與測試等多方面的知識。本書主要涉及采用硅襯底、CMOS工藝制造的集成電路芯片技術(shù),也簡單介紹了集成電路發(fā)展的趨勢?! ”緯勺鳛楦叩仍盒<呻娐?、微電子、電子、通信與信息等專業(yè)本科高年級和碩士研究生的教材或相關(guān)領(lǐng)域從業(yè)人員的參考書籍。
作者簡介
羅萍 長期從事模擬集成電路設(shè)計的教學(xué)與科研丁作,主要研究方向為功率集成電路的設(shè)計與系統(tǒng)應(yīng)用。目前主要從事數(shù)字輔助功率集成技術(shù)及用于節(jié)能系統(tǒng)的功率驅(qū)動芯片與系統(tǒng)的設(shè)計研究工作。
張為 曾進行MEMS研究,開發(fā)多種半導(dǎo)體壓力傳感器和基于LTCC的射頻天線。目前在集成電路方向主要從事頻率合成器、RFID標簽芯片和圖像處理SOC等方面的研究工作。
書籍目錄
第1章 緒論1.1 集成電路的基本概念1.1.1 集成電路的定義1.1.2 集成電路的發(fā)展史1.1.3 集成電路的分類1.2 集成電路的設(shè)計與制造流程1.2.1 集成電路的設(shè)計流程1.2.2 集成電路制造的基本步驟1.2.3 集成電路工藝技術(shù)水平衡量指標1.3 集成電路的發(fā)展1.3.1 國際集成電路的發(fā)展1.3.2 我國集成電路的發(fā)展復(fù)習題參考文獻第2章 集成電路制造2.1 集成電路制造的基本要素2.1.1 集成電路制造的基本要求2.1.2 標準生產(chǎn)線的幾大要素2.2 主要制造工藝2.2.1 集成電路制造的基本流程2.2.2 制造集成電路的材料2.2.3 硅片制備2.2.4 氧化2.2.5 淀積2.2.6 光刻2.2.7 刻蝕2.2.8 離子注入2.3 CMOS工藝流程2.3.1 基本工藝流程2.3.2 閂鎖效應(yīng)及其預(yù)防措施2.4 工藝評估2.4.1 晶圓的電性測量2.4.2 層厚的測量2.4.3 污染物和缺陷檢查復(fù)習題參考文獻第3章 MOSFET3.1 MOSFET的結(jié)構(gòu)與特性3.1.1 MOSFET結(jié)構(gòu)3.1.2 MOSFET電流-電壓特性3.1.3 MOSFET開關(guān)特性3.2 短溝道效應(yīng)3.2.1 載流子速率飽和及其影響3.2.2 閾值電壓的短溝道效應(yīng)3.2.3 遷移率退化效應(yīng)3.2.4 倍增和氧化物充電3.3 按比例縮小理論3.4 MOSFET電容3.5 MOS器件SPICE模型3.5.1 1.EVEI-1模型3.5.2 LEVEL 2模型3.5.3 LEVEL 3模型復(fù)習題參考文獻第4章 基本數(shù)字集成電路4.1 CMOS反相器4.1.1 CMOS反相器結(jié)構(gòu)與工作原理4.1.2 靜態(tài)特性4.1.3 動態(tài)特性4.1.4 功耗4.2 典型組合邏輯電路4.2.1 帶耗盡型NMOS負載的MOS邏輯電路4.2.2 CMOS邏輯電路4.2.3 CMOS傳輸門4.3 典型CMOS時序邏輯電路4.3.1 RS鎖存器4.3.2 D鎖存器和邊沿觸發(fā)器4.3.3 施密特觸發(fā)器4.4 扇入扇出4.5 互聯(lián)線電容與延遲4.6 存儲器4.6.1 存儲器的結(jié)構(gòu)與ROM陣列4.6.2 靜態(tài)存儲器SRAM4.6.3 動態(tài)存儲器DRAM復(fù)習題參考文獻第5章 模擬集成電路基礎(chǔ)5.1 模擬集成電路種類及應(yīng)用5.1.1 運算放大器5.1.2 A/D、D/A變換器5.1.3 RF集成電路5.1.4 功率集成電路5.2 單管放大電路5.2.1 共源極放大器5.2.2 共射極放大器5.2.3 共漏極放大器(源隨器)5.2.4 共集電極放大器(射隨器)5.2.5 共柵極放大器5.2.6 共基極放大器5.3 多管放大電路5.3.1 BJT組合放大器5.3.2 MOS場效應(yīng)晶體管串級放大電路5.3.3 差分放大器5.4 電流源和電壓基準源5.4.1 電流源5.4.2 電壓基準源5.5 典型運算放大器5.6 模擬集成電路設(shè)計基本步驟復(fù)習題參考文獻第6章 集成電路設(shè)計簡介第7章 VLSI的EDA設(shè)計方法第8章 集成電路版圖設(shè)計第9章 測試技術(shù)第10章 集成電路封裝參考文獻
圖書封面
評論、評分、閱讀與下載