出版時(shí)間:2006-11 出版社:清華大學(xué)出版社 作者:王萬生 頁數(shù):218
內(nèi)容概要
本書針對(duì)普通院校計(jì)算機(jī)應(yīng)用類專業(yè)的學(xué)生而編寫的,力求避免內(nèi)容過多、理論知識(shí)過深的缺點(diǎn),全書共9章,第1章主要介紹計(jì)算機(jī)系統(tǒng)組成、計(jì)算機(jī)硬件系統(tǒng)組成等;第2章主要講解信息的數(shù)催化表示;第3章介紹運(yùn)算器的作用及實(shí)現(xiàn);第4章說明存儲(chǔ)器工作原理與存儲(chǔ)器體系結(jié)構(gòu);第5章講解計(jì)算機(jī)指令系統(tǒng);第6章介紹CPU的組成和作用,重點(diǎn)說明組合邏輯控制器和微程序控制器的實(shí)現(xiàn);第7章介紹總線及總線互連結(jié)構(gòu);第8章講解常用外設(shè)的作用與工作原理;第9章介紹輸入/輪出系統(tǒng)?! ”緯凶鳛槠胀ㄔ盒S?jì)算機(jī)應(yīng)用專業(yè)的教材,也可作為計(jì)算機(jī)工程技術(shù)人員的參考書。
書籍目錄
第1章 計(jì)算機(jī)系統(tǒng)概論 1.1 計(jì)算機(jī)的發(fā)展?fàn)顩r 1.2 計(jì)算機(jī)系統(tǒng)的組成 1.3 計(jì)算機(jī)的應(yīng)用 1.4 計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu) 1.5 計(jì)算機(jī)的主要性能指標(biāo) 習(xí)題1第2章 計(jì)算機(jī)中信息的表示方法 2.1 概述 2.2 數(shù)據(jù)信息的機(jī)內(nèi)表示方法 2.3 非數(shù)值數(shù)據(jù)的表示 習(xí)題第3章 運(yùn)算方法和運(yùn)算器 3.1 定點(diǎn)數(shù)的加法、減法運(yùn)算 3.2 二進(jìn)制加法器 3.3 定點(diǎn)乘、除法運(yùn)算 3.4 邏輯運(yùn)算 3.5 定點(diǎn)運(yùn)算器的組成 3.6 浮點(diǎn)數(shù)運(yùn)算 習(xí)題3第4章 存儲(chǔ)器系統(tǒng) 4.1 存儲(chǔ)器概述 4.2 半導(dǎo)體存儲(chǔ)器 4.3 存儲(chǔ)器的組織 4.4 輔助存儲(chǔ)器 4.5 存儲(chǔ)體系的概述 4.6 調(diào)整緩沖存儲(chǔ)器工作原理簡(jiǎn)介 4.7 虛擬存儲(chǔ)器概念 4.8 存儲(chǔ)器的校驗(yàn)方法 習(xí)題4第5章 指令系統(tǒng) 5.1 概述 5.2 機(jī)器指令 5.3 尋址方式 5.4 RISC技術(shù) 5.5 MMX技術(shù) 習(xí)題5第6章 中央處理機(jī)的組織 6.1 CPU的功能 6.2 CPU的基本組成 6.3 指令的執(zhí)行過程 6.4 組合邏輯控制器的設(shè)計(jì) 6.5 微程序控制器的設(shè)計(jì) 6.6 CUP性能設(shè)計(jì) 習(xí)題6第7章 總線及總線互連結(jié)構(gòu) 7.1 概述 7.2 總線的基本概念 7.3 總線的設(shè)計(jì)要素 7.4 總線接口單元 7.5 總線性能指標(biāo) 7.6 總線標(biāo)準(zhǔn)及發(fā)展過程 7.7 總線結(jié)構(gòu) 習(xí)題第8章 輸入/輸出設(shè)備 8.1 輸入/輸出設(shè)備的分類與特點(diǎn) 8.2 輸入設(shè)備 8.3 輸出設(shè)備 習(xí)題8第9章 輸入/輸出系統(tǒng) 9.1 I/O接口 9.2 I/O設(shè)備的尋址 9.3 I/O數(shù)據(jù)傳輸控制方式 9.4 程序中斷控制數(shù)據(jù)傳輸 9.5 DMA直接存儲(chǔ)器訪問 9.6 通道和I/O處理器方式 9.7 常用標(biāo)準(zhǔn)接口舉例 習(xí)題9參考文獻(xiàn)
圖書封面
評(píng)論、評(píng)分、閱讀與下載
計(jì)算機(jī)組成原理實(shí)用教程 PDF格式下載