鎖相環(huán)設(shè)計(jì)、仿真與應(yīng)用

出版時(shí)間:2007-4  出版社:清華大學(xué)  作者:貝斯特  頁數(shù):353  
Tag標(biāo)簽:無  

內(nèi)容概要

  《鎖相環(huán):設(shè)計(jì)、仿真與應(yīng)用》(第5版)(翻譯版)第1章是簡短的引言,介紹鎖相環(huán)領(lǐng)域的情況。第2章安排涉及混合信號(hào)鎖相環(huán)的理論,設(shè)計(jì)和混合信號(hào)PLL的應(yīng)用。討論了不同類型的鑒相器(線性的和數(shù)字的),具有電荷泵輸出的鑒頻鑒相器、環(huán)路濾波器(無源和有源)以及壓控振蕩器。給出了典型混合信號(hào)鎖相環(huán)的應(yīng)用,例如重定時(shí)和時(shí)鐘恢復(fù),控制馬達(dá)速度等?! ∫?yàn)轭l率綜合器是DPLL數(shù)字鎖相環(huán)最重要的應(yīng)用之一,所以單立第3章深入討論數(shù)字鎖相環(huán)頻率綜合器。因?yàn)橄辔欢秳?dòng)和寄生邊帶是頻率綜合器最煩人的現(xiàn)象,我們給出了不同的解決這些問題的方法,即抗齒隙式電路和高階環(huán)路濾波器。此外,還分析了整數(shù)N和分?jǐn)?shù)N兩類綜合器并說明后者可以非??斓夭东@鎖定,其特點(diǎn)是在跳頻(擴(kuò)頻)應(yīng)用中具有很大的好處;最新一代的移動(dòng)電話中,擴(kuò)頻技術(shù)將越來越重要。接著說明了簡單的頻率綜合器可以單環(huán)實(shí)現(xiàn),而高性能系統(tǒng)中必須使用多環(huán)結(jié)構(gòu)?! ∫?yàn)樵谠S多綜合器應(yīng)用中必須采用高階系統(tǒng)(濾波器),第4章討論了這樣系統(tǒng)的設(shè)計(jì),例如高達(dá)五階的鎖相環(huán)。在高階環(huán)路的設(shè)計(jì)中,安排極點(diǎn)和零點(diǎn)的位置會(huì)是一項(xiàng)困難的工作,利用作者開發(fā)的新方法,基于波特圖,可以非常容易地進(jìn)行高階環(huán)路設(shè)計(jì)。同時(shí),利用作者開發(fā)的程序(在隨書附有的CD?ROM中)可以輕松實(shí)現(xiàn)系統(tǒng)。該程序可以自動(dòng)設(shè)計(jì)和分析高達(dá)五階的鎖相環(huán)路。該主題在第5章討論,其中還包括了許多設(shè)計(jì)例子。在綜合一個(gè)鎖相環(huán)電路時(shí),這個(gè)程序可以用于模擬系統(tǒng)的動(dòng)態(tài)性能,即鎖定和失鎖過程。為了研究鎖相環(huán)在噪聲情況下的性能(這在實(shí)際中是一般設(shè)定情況),用戶可以添加任意水平的窄帶或?qū)拵г肼?。最終,程序顯示綜合的鎖相環(huán)波特圖和環(huán)路濾波器電路圖,包括元件值?! 〉?章闡述全數(shù)字鎖相環(huán)ADPLL的理論、設(shè)計(jì)和應(yīng)用,這類PLL引入時(shí)間比前面介紹的要晚一些。這幾種鎖相環(huán)中,LPLL與DPLL是連續(xù)時(shí)間系統(tǒng),而ADPLL是離散時(shí)間器件,所以,會(huì)表現(xiàn)出相對(duì)較大的波紋(相位抖動(dòng))。因此,ADPLL的應(yīng)用局限在可容忍波紋的情況下,如頻移鍵控(FSK)解碼器和類似設(shè)備。第7章描述了ADPLL計(jì)算機(jī)輔助設(shè)計(jì)和仿真,使用前面講述過的計(jì)算機(jī)程序?! ∫?yàn)榻陙砦⒖刂破骱蛿?shù)字信號(hào)處理器的速度顯著提高,現(xiàn)在許多PLL應(yīng)用都可以用軟件實(shí)現(xiàn)。第8章討論了鎖相環(huán)領(lǐng)域中軟件和硬件折中的考慮,描述了一些可以實(shí)現(xiàn)軟件PLL(SPLL)的軟件算法。  第9章綜述通信領(lǐng)域中PLL的應(yīng)用。包括大多數(shù)重要的數(shù)字調(diào)制方案,例如BSK,QPSK,F(xiàn)SK以及QAM,并且描述了一些專用的PLL電路用于載波和符號(hào)同步(如,Costas環(huán),早遲門,積分和復(fù)位轉(zhuǎn)移電路),以及采取措施防止符號(hào)間干擾(intersymbol interference,ISI),例如平方根升余弦濾波器。本章的其他主題中也說明了在不增加系統(tǒng)帶寬的情況下,如何增加數(shù)字通信的符號(hào)速率?! 〉?0章列出了當(dāng)前可以使用的PLL集成電路,它們來自美國、歐洲和日本的制造廠家,包括簡短的電路說明。列表中包括單片上完整的PLL系統(tǒng),鎖相環(huán)的部分電路模塊,如鑒相器和VCO壓控振蕩器,以及類似鎖相環(huán)頻率綜合器的復(fù)雜系統(tǒng)或收音機(jī)、電視機(jī)芯片;還包括單、雙模預(yù)分頻器?! ∽詈?,第11章說明使用常規(guī)實(shí)驗(yàn)室儀器,如示波器、信號(hào)發(fā)生器等,以及如何測(cè)量鎖相環(huán)的參數(shù)。

書籍目錄

第1章 鎖相環(huán)簡介第2章 混合信號(hào)鎖相環(huán)第3章 鎖相頻率綜合器第4章 高階環(huán)路第5章 混合信號(hào)PLL的計(jì)算機(jī)輔助設(shè)計(jì)和仿真第6章 全數(shù)字PLL(ADPLL)第7章 ADPLL的計(jì)算機(jī)輔助設(shè)計(jì)和仿真第8章 軟件PLL(SPLL)第9章 通信中的鎖相環(huán)(PLL)第10章 商用PLL集成電路技術(shù)現(xiàn)狀第11章 PLL參數(shù)的測(cè)量附錄A 捕捉過程(The Pull Process)附錄B 拉普拉斯變換附錄C 數(shù)字濾波器基礎(chǔ)參考文獻(xiàn)索引

編輯推薦

  三個(gè)附錄提供了所選主題的附加信息。附錄A為捕獲過程分析推導(dǎo),以滿足對(duì)數(shù)學(xué)方法感興趣的讀者。附錄B是在這《鎖相環(huán):設(shè)計(jì)、仿真與應(yīng)用》(第5版)(翻譯版)中經(jīng)常使用的初等拉普拉斯變換。附錄C是對(duì)數(shù)字濾波器的綜述,在高復(fù)雜度的PLL系統(tǒng)中它變得越來越重要。

圖書封面

圖書標(biāo)簽Tags

評(píng)論、評(píng)分、閱讀與下載


    鎖相環(huán)設(shè)計(jì)、仿真與應(yīng)用 PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬本中文圖書簡介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7