出版時間:2004-10 出版社:第1版 (2004年1月1日) 作者:謝聲斌 編著 頁數(shù):245 字數(shù):390000
內(nèi)容概要
全書共分10章,內(nèi)容包括數(shù)字電路的基礎(chǔ)知識,組合邏輯電路的分析與設(shè)計、組合集成電路、時序電路的分析與設(shè)計、集成時序電路、存儲器和可編程邏輯器件、脈沖信號的產(chǎn)生與整形、A/D與D/A轉(zhuǎn)換等。 本書精簡扼要,并深入淺出地闡述了數(shù)字、邏輯電路的工作原理和分析、設(shè)計方法。加強了對目前數(shù)字系統(tǒng)中常用的中、大規(guī)模集成部件的工作原理和應(yīng)用的介紹。 本書可作為高等學(xué)校計算機、通信類專業(yè)的教材,也可作為工科院校通信類、計算機類、無線電類、自動化類等專業(yè)的教材,同時也可供有關(guān)工程技術(shù)人員學(xué)習(xí)和參考。 本書是根據(jù)吉林大學(xué)教學(xué)大綱并結(jié)合近年來的教學(xué)實踐編寫的。在編寫過程中盡量做到文字敘述通俗易懂、邏輯性強,內(nèi)容安排由淺入深、循序漸近、理論聯(lián)系實際,習(xí)題與課程內(nèi)容相匹配,以便于自學(xué)。 本書共分、10章,除介紹最基礎(chǔ)的理論知識外,重點介紹了中、大規(guī)模集成電路。 第1章一第3章介紹了基礎(chǔ)知識。內(nèi)容包括數(shù)字與編碼、邏輯代數(shù)和邏輯門電路。這些知識是進一步研究數(shù)字邏輯電路的組成和應(yīng)用所必備的。 第4章是組合邏輯電路。主要介紹了分析和設(shè)計方法及常見的各種中規(guī)模集成電路的特性及應(yīng)用。 第5章一第?章為時序電路。主要介紹了同步和異步電路的分析方法和設(shè)計方法。還介紹了各種常見的集成電路。 第8章介紹存儲器和可編程邏輯器件??删幊唐骷?PID)是近十年來發(fā)展起來的新型集成電路。一片PLD可代替幾十、幾百甚至上千個邏輯門,是集成電路的重要分支。 第9章介紹脈沖信號的產(chǎn)生與整形。 第10章介紹A/D和D/A變換。 全書采用國家標(biāo)準(zhǔn)的圖形符號。 本書第1章由徐淳寧編寫,第2章一第4章由黃玉蘭編寫,第9章和第10章由王凱編寫,其余部分由謝聲斌編寫。全書由謝聲斌負責(zé)統(tǒng)編定稿。 由于作者學(xué)識有限,書中必然存在不足和錯誤,敬請讀者批評指正。
書籍目錄
第1章 數(shù)制與編碼 1.1 數(shù)制 1.2 編碼第2章 邏輯代數(shù) 2.1 邏輯代數(shù)的基本運算. 2.2 邏輯代數(shù)的基本定律和規(guī)則 2.3 邏輯函數(shù)的標(biāo)準(zhǔn)形式 2.4 邏輯函數(shù)的代數(shù)化簡法 2.5 邏輯函數(shù)的卡諾圖化簡法第3章 邏輯門電路 3.1 雙極型晶體管開關(guān)特性 3.2 三極管--三極管邏輯門電路(TTL 3.3 MOS邏輯門電路 3.4 COMS邏輯電路 3.5 正負邏輯問題 3.6 不同邏輯系列的配合問題第4章 組合邏輯電路 4.1 組合邏輯電路的分析 4.2 組合邏輯電路的設(shè)計 4.3 組合邏輯電路中的競爭和冒險 4.4 組合邏輯中規(guī)模集成電路第5章 時序邏輯電路引論 5.1 概述 5.2 記憶元件--觸發(fā)器第6章 同步時序邏輯電路的分析與設(shè)計 6.1 同步時序電路的分析 6.2 同步計數(shù)器 6.3 同步時序電路設(shè)計 6.4 反饋式移位寄存器第7章 異步時序電路的分析與設(shè)計 7.1 異步時序電路的分析 7.2 異步時序電路的設(shè)計第8章 存儲器和可編程邏輯器件 8.1 存儲器 8.2 可編程邏輯器件第9章 脈沖信號的產(chǎn)生與整形 9.1 集成定時器CC755 9.2 施密特觸發(fā)器 9.3 單穩(wěn)態(tài)觸發(fā)器 9.4 多諧振蕩器第10章 A/D與D/A變換 10.1 D/A轉(zhuǎn)換器 10.2 A/D轉(zhuǎn)換器附錄A 常用基本邏輯單元國標(biāo)符號與非國標(biāo)符號對照表附錄B 半導(dǎo)體集成電路型號命名法附錄C 常用中、小規(guī)模集成電路產(chǎn)品型號索引
圖書封面
評論、評分、閱讀與下載