出版時(shí)間:2004-6 出版社:清華大學(xué)出版社 作者:張鈞良,張世波
內(nèi)容概要
《計(jì)算機(jī)組成原理》按計(jì)算機(jī)基礎(chǔ)、組成、系統(tǒng)三個(gè)層次介紹了計(jì)算機(jī)的組成原理,內(nèi)容包括計(jì)算機(jī)系統(tǒng)概述、信息編碼及在計(jì)算機(jī)中的表示、計(jì)算機(jī)的存儲(chǔ)系統(tǒng)、系統(tǒng)總線等。
書籍目錄
第1章 計(jì)算機(jī)系統(tǒng)概述 1.1 計(jì)算機(jī)系統(tǒng)的硬件與軟件 1.2 計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu) 1.3 計(jì)算機(jī)的分類及其應(yīng)用 1.4 計(jì)算機(jī)的特點(diǎn)和主要性能指標(biāo) 1.5 電子計(jì)算機(jī)的發(fā)展 習(xí)題1 第2章 信息編碼及其在計(jì)算機(jī)中的表示 2.1 信息的數(shù)字化編碼 2.2 進(jìn)位計(jì)數(shù)制及其相互轉(zhuǎn)換 2.3 非數(shù)值數(shù)據(jù)的表示 2.4 數(shù)值數(shù)據(jù)的表示和運(yùn)算 2.5 數(shù)據(jù)校驗(yàn)碼 習(xí)題2 第3章 計(jì)算機(jī)的基本器件 3.1 基本邏輯操作與邏輯門的實(shí)現(xiàn) 3.2 組合邏輯電路 3.3 時(shí)序邏輯電路 3.4 總線緩沖器和總線控制器 3.5 時(shí)鐘發(fā)生器 習(xí)題3 第4章 機(jī)器數(shù)的運(yùn)算方法及運(yùn)算器 4.1 機(jī)器數(shù)的加減運(yùn)算及其實(shí)現(xiàn) 4.2 定點(diǎn)乘法及其實(shí)現(xiàn) 4.3 定點(diǎn)除法及其實(shí)現(xiàn) 4.4 浮點(diǎn)數(shù)的算術(shù)運(yùn)算 4.5 運(yùn)算器的組成和結(jié)構(gòu) 4.6 浮點(diǎn)運(yùn)算器 習(xí)題4 第5章 指令系統(tǒng) 5.1 機(jī)器指令的格式 5.2 尋址方式 5.3 指令的種類 5.4 指令的執(zhí)行方式 5.5 精簡指令計(jì)算機(jī)(RISC)的指令系統(tǒng) 習(xí)題5 第6章 計(jì)算機(jī)的存儲(chǔ)系統(tǒng) 6.1 存儲(chǔ)器與存儲(chǔ)系統(tǒng)概述 6.2 主存儲(chǔ)器 6.3 并行主存儲(chǔ)器 6.4 高速緩沖存儲(chǔ)器 6.5 虛擬存儲(chǔ)器 6.6 存儲(chǔ)保護(hù) 習(xí)題6 第7章 中央處理器 7.1CPU的功能及組成 7.2 指令周期 7.3 組合邏輯控制器 7.4 微程序控制器 7.5 門陣列控制器 7.6 流水線處理器 7.7 RISC硬件結(jié)構(gòu) 7.8CPU的發(fā)展 習(xí)題7 第8章 系統(tǒng)總線 8.1 總線概述 8.2 總線的組成 8.3 微機(jī)總線 習(xí)題8 第9章 外圍設(shè)備 9.1 外圍設(shè)備概述 9.2 輸入設(shè)備 9.3 顯示設(shè)備 9.4 打印機(jī) 9.5 磁記錄設(shè)備 9.6 光盤存儲(chǔ)器 9.7 移動(dòng)存儲(chǔ)設(shè)備 習(xí)題9 第10章 輸入輸出系統(tǒng) 10.1 I/O系統(tǒng)概述 10.2 程序查詢輸入輸出方式 10.3 程序中斷輸入輸出方式 10.4 DMA方式 10.5 通道方式 習(xí)題10 參考文獻(xiàn)
圖書封面
評論、評分、閱讀與下載