數(shù)字電子技術(shù)

出版時(shí)間:2010-3  出版社:北京大學(xué)出版社  作者:宋衛(wèi)海,楊現(xiàn)德 主編  頁(yè)數(shù):261  

前言

  數(shù)字電子技術(shù)是電子類、信息類、通信類等專業(yè)的專業(yè)基礎(chǔ)課之一,也是一門(mén)實(shí)踐性和應(yīng)用性比較強(qiáng)的課程。本書(shū)是按照教育部最新制定的《高職高專教育數(shù)字電子技術(shù)基礎(chǔ)課程教學(xué)基本要求》,本著“理論夠用,應(yīng)用為主,注重實(shí)踐”的“一體化”教學(xué)思想編寫(xiě)的?! ”緯?shū)在編寫(xiě)過(guò)程中根據(jù)高職高專學(xué)生的實(shí)際情況,刪除了繁雜的數(shù)學(xué)公式推導(dǎo)以及集成電路的內(nèi)部結(jié)構(gòu),力求簡(jiǎn)明扼要、深入淺出、通俗易懂。本書(shū)從工程應(yīng)用角度出發(fā),介紹了數(shù)字電子技術(shù)的基礎(chǔ)知識(shí)和理論,為進(jìn)一步學(xué)習(xí)專業(yè)課打下堅(jiān)實(shí)的基礎(chǔ)。全書(shū)共分為9章。第l章是數(shù)字電路概述,主要內(nèi)容是數(shù)制和碼制;第2章是邏輯代數(shù)基礎(chǔ),講述邏輯關(guān)系和邏輯函數(shù);第3章是邏輯門(mén)電路,介紹了邏輯門(mén)的電路實(shí)現(xiàn)及集成邏輯門(mén)的基本知識(shí);第4章為組合邏輯電路,主要介紹組合邏輯電路分析、設(shè)計(jì)及典型組合邏輯電路:第5章為觸發(fā)器,介紹了觸發(fā)器的分類、原理及應(yīng)用;第6章是時(shí)序邏輯電路,重點(diǎn)介紹時(shí)序邏輯電路的分析方法及典型時(shí)序邏輯器件;第7章是555定時(shí)器與脈沖產(chǎn)生電路,介紹了555定時(shí)器及其在脈沖信號(hào)產(chǎn)生中的應(yīng)用;第8章是存儲(chǔ)器與可編程邏輯器件,簡(jiǎn)要介紹了存儲(chǔ)器及可編程邏輯器件的概念及應(yīng)用;第9章是數(shù)/模和模/數(shù)轉(zhuǎn)換器,簡(jiǎn)單介紹了數(shù)/模和模/數(shù)轉(zhuǎn)換器的原理及典型器件。  本書(shū)注重“講、學(xué)、做”統(tǒng)一協(xié)調(diào),遵循理論和實(shí)踐相結(jié)合的原則,實(shí)現(xiàn)了理論、EWB仿真實(shí)驗(yàn)和實(shí)訓(xùn)緊密結(jié)合,突出了數(shù)字電子技術(shù)的應(yīng)用性、針對(duì)性和前瞻性。同時(shí),本書(shū)注重培養(yǎng)學(xué)生的自學(xué)能力、應(yīng)用能力和創(chuàng)新能力,且敘述簡(jiǎn)練清楚,實(shí)例與知識(shí)點(diǎn)結(jié)合恰當(dāng),例題分析透徹,實(shí)驗(yàn)實(shí)訓(xùn)內(nèi)容安排合理,習(xí)題難易適度,便于學(xué)生自學(xué)?! ”緯?shū)可作為高職高專院校電子通信、電氣自動(dòng)化、機(jī)電一體化等專業(yè)的“一體化教學(xué)”的專用教材,也可以在各類職業(yè)院校及相關(guān)培訓(xùn)機(jī)構(gòu)推廣使用,同時(shí)也可供工程技術(shù)人員學(xué)習(xí)參考使用。  本書(shū)由山東省農(nóng)業(yè)管理干部學(xué)院宋衛(wèi)海、楊現(xiàn)德任主編并統(tǒng)稿:田青松、丁有強(qiáng)、林立松、趙陽(yáng)、王靈芝、丁文花任副主編,王曉輝、侯大平、王鋒參編。本書(shū)在編寫(xiě)過(guò)程中得到了北京大學(xué)出版社的大力支持,編者在此表示衷心的感謝。由于編者水平有限,書(shū)中難免存在缺點(diǎn)和疏漏,懇請(qǐng)廣大讀者批評(píng)指正。

內(nèi)容概要

本書(shū)凝聚了編者多年的教學(xué)積累和精華,充分體現(xiàn)了高職高專教育的特點(diǎn),理論知識(shí)以“必需、夠用”為原則,突出應(yīng)用性、針對(duì)性、實(shí)用性。此外,本書(shū)知識(shí)結(jié)構(gòu)合理、重點(diǎn)突出,做到了理論和實(shí)際相結(jié)合,每一章都有相應(yīng)的實(shí)驗(yàn)或?qū)嵱?xùn)。全書(shū)共分9章。第1章是數(shù)字電路概述,第2章是邏輯代數(shù)基礎(chǔ),第3章是邏輯門(mén)電路,第4章為組合邏輯電路,第5章是觸發(fā)器,第6章是時(shí)序邏輯電路,第7章是555定時(shí)器與脈沖產(chǎn)生電路,第8章是存儲(chǔ)器與可編程邏輯器件,第9章是數(shù)/模和模/數(shù)轉(zhuǎn)換器。    本書(shū)適合作為高職高專院校的電子通信、電氣自動(dòng)化、機(jī)電一體化類專業(yè)的教材,也可供從事這方而工作的工程技術(shù)人員參考。

書(shū)籍目錄

第1章 數(shù)字電路概述  1.1 概述    1.1.1 電路中的信號(hào)    1.1.2 數(shù)字電路的特點(diǎn)    1.1.3 數(shù)字電路的應(yīng)用舉例    1.1.4 數(shù)字脈沖波形的主要參數(shù)  1.2 數(shù)制    1.2.1 數(shù)制    1.2.2 不同數(shù)制間的轉(zhuǎn)換  1.3 碼制    1.3.1 編碼位數(shù)    1.3.2 常用BCD碼    1.3.3 用二進(jìn)制碼表示十進(jìn)制數(shù)    1.3.4 格雷碼    1.3.5 ASCIl碼  習(xí)題一第2章 邏輯代數(shù)基礎(chǔ)  2.1 邏輯代數(shù)中的運(yùn)算    2.1.1 基本邏輯運(yùn)算    2.1.2 常用復(fù)合邏輯運(yùn)算  2.2 邏輯代數(shù)的基本定律公式及規(guī)則    2.2.1 邏輯代數(shù)中的基本定律和公式    2.2.2 邏輯代數(shù)中的常用公式    2.2.3 邏輯代數(shù)中的三個(gè)基本規(guī)則  2.3 邏輯函數(shù)    2.3.1 邏輯函數(shù)的定義    2.3.2 邏輯函數(shù)的建立    2.3.3 邏輯函數(shù)的表示方法  2.4 邏輯函數(shù)的代數(shù)化簡(jiǎn)與變換    2.4.1 邏輯函數(shù)化簡(jiǎn)的意義    2.4.2 最簡(jiǎn)邏輯函數(shù)式    2.4.3 邏輯函數(shù)的代數(shù)化簡(jiǎn)    2.4.4 邏輯函數(shù)的代數(shù)變換  2.5 邏輯函數(shù)的卡諾圖化簡(jiǎn)法    2.5.1 卡諾圖    2.5.2 卡諾圖表示邏輯函數(shù)    2.5.3 卡諾圖法化簡(jiǎn)邏輯函數(shù)原理    2.5.4 用卡諾圖化簡(jiǎn)邏輯函數(shù)的步驟    2.5.5 具有無(wú)關(guān)項(xiàng)的邏輯函數(shù)的化簡(jiǎn)  實(shí)驗(yàn)2.1 分立元件實(shí)現(xiàn)門(mén)電路  習(xí)題二第3章 邏輯門(mén)電路  3.1 二極管、三極管和MOS管的開(kāi)關(guān)特性    3.1.1 二極管的開(kāi)關(guān)特性    3.1.2 三極管的開(kāi)關(guān)特性    3.1.3 MOS管的開(kāi)關(guān)特性  3.2 分立元件構(gòu)成的邏輯門(mén)電路    3.2.1 基本邏輯門(mén)電路    3.2.2 組合邏輯門(mén)電路  3.3 集成邏輯門(mén)電路簡(jiǎn)介    3.3.1 數(shù)字集成邏輯門(mén)電路    3.3.2 集成邏輯門(mén)電路性能指標(biāo)  3.4 TTL集成邏輯門(mén)電路    3.4.1 TTL與非門(mén)    3.4.2 集電極開(kāi)路門(mén)(OC門(mén))    3.4.3 TTL三態(tài)輸出門(mén)(TSL門(mén))    3.4.4 集成TTL與非門(mén)舉例——5400TTL/7400TTL.    3.4.5 TTL集成邏輯門(mén)電路的使用注意事項(xiàng)  3.5 CMOS集成門(mén)電路    3.5.1 CMOS反相器    3.5.2 CMoS與非門(mén)電路    3.5.3 CMOS或非門(mén)電路    3.5.4 CMOS三態(tài)門(mén)電路    3.5.5 CMOS傳輸門(mén)    3.5.6 MOS電路的使用注意事項(xiàng)  3.6 國(guó)內(nèi)外集成電路的命名方法    3.6.1 我國(guó)現(xiàn)行國(guó)家標(biāo)準(zhǔn)規(guī)定的命名方法(見(jiàn)表3-6-1)    3.6.2 以荷蘭飛利浦公司為例介紹國(guó)外集成電路的命名方法(見(jiàn)表3-6-2)  實(shí)驗(yàn)3.1 TTL和CMOS邏輯功能測(cè)試  實(shí)驗(yàn)3.2 門(mén)電路多余輸入端的處理  實(shí)驗(yàn)3.3 三態(tài)門(mén)邏輯功能測(cè)試及應(yīng)用  習(xí)題第4章 組合邏輯電路第5章 觸發(fā)器第6章 時(shí)序邏輯電路第7章 555定時(shí)器與脈沖產(chǎn)生電路第8章 存儲(chǔ)器與可編輯邏輯器件第9章 數(shù)/模和模/數(shù)轉(zhuǎn)換器附錄1 EWB簡(jiǎn)介附錄2 常用數(shù)字集成電路型號(hào)及引腳參考文獻(xiàn)

圖書(shū)封面

評(píng)論、評(píng)分、閱讀與下載


    數(shù)字電子技術(shù) PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7