數(shù)字邏輯與數(shù)字系統(tǒng)

出版時(shí)間:2012-3  出版社:電子工業(yè)出版社  作者:李景宏 等編著  頁(yè)數(shù):304  
Tag標(biāo)簽:無(wú)  

前言

  第4版前言  本書是普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材、國(guó)家精品課程教材和國(guó)家電工電子教學(xué)基地教材?! ∈畮啄陙?lái),東北大學(xué)信息學(xué)院電子技術(shù)基礎(chǔ)教學(xué)團(tuán)隊(duì)的老師們,從1997年入選國(guó)家“九五”規(guī)劃教材開始,不斷與時(shí)俱進(jìn)地探索和完善電子技術(shù)基礎(chǔ)課程的教學(xué)體系和教學(xué)內(nèi)容,截至2011年底,《數(shù)字邏輯與數(shù)字系統(tǒng)》教材已銷售近15萬(wàn)冊(cè),成為受高校師生歡迎的精品教材?! ”敬涡抻喴罁?jù)教育部高等學(xué)校電子電氣基礎(chǔ)課程教學(xué)指導(dǎo)委員會(huì)2010年制定的《電子電氣基礎(chǔ)課程教學(xué)基本要求》,并結(jié)合電子技術(shù)的發(fā)展進(jìn)行了勘誤、優(yōu)化和更新?! 〉?版有以下修改和調(diào)整:  將“第7章可編程邏輯器件”中的“7.3通用陣列邏輯GAL基礎(chǔ)”部分內(nèi)容做了修改。  根據(jù)硬件設(shè)計(jì)軟件化的發(fā)展趨勢(shì)及設(shè)計(jì)語(yǔ)言的普及程度,將原有針對(duì)ABEL語(yǔ)言結(jié)構(gòu)的描述內(nèi)容用目前常用的VHDL硬件描述語(yǔ)言替換;例題中ABEL語(yǔ)言程序相應(yīng)替換為VHDL語(yǔ)言程序;為使讀者初步掌握硬件描述語(yǔ)言VHDL,附錄A更新為“VHDL硬件描述語(yǔ)言簡(jiǎn)介”。  《數(shù)字邏輯與數(shù)字系統(tǒng)》(第4版)由李景宏、王永軍等編著。參加修訂工作的有李晶皎、趙麗紅、李景華、杜玉遠(yuǎn)、王愛俠、楊丹、閆愛云、馬學(xué)文、康恩順、王驕。  新版教材中一定還會(huì)存在不少錯(cuò)誤和疏漏,殷切希望讀者給予批評(píng)指正?! 【幷摺 ?012年3月于東北大學(xué)信息學(xué)院  本書為任課老師免費(fèi)提供多媒體電子課件,請(qǐng)需要者通過(guò)華信教育資源網(wǎng)注冊(cè)索取,或直接聯(lián)系索取。

內(nèi)容概要

  本書是普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材和國(guó)家精品課程教材。依據(jù)教育部高等學(xué)校電子電氣基礎(chǔ)課程教學(xué)指導(dǎo)委員會(huì)2010年制定的《電子電氣基礎(chǔ)課程教學(xué)基本要求》修訂而成。全書共分10章,內(nèi)容包括數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、半導(dǎo)體存儲(chǔ)器、可編程邏輯器件、脈沖波形的產(chǎn)生和整形、數(shù)/模和模/數(shù)轉(zhuǎn)換、數(shù)字系統(tǒng)分析與設(shè)計(jì)等。附錄包括VHDL硬件描述語(yǔ)言簡(jiǎn)介、電氣圖用圖形符號(hào)二進(jìn)制邏輯單元簡(jiǎn)介、常用邏輯符號(hào)對(duì)照表等實(shí)用內(nèi)容。本書還為任課教師免費(fèi)提供多媒體課件。

書籍目錄

第1章 數(shù)字邏輯基礎(chǔ) 
 1.1 計(jì)數(shù)體制 
 1.1.1 十進(jìn)制數(shù) 
 1.1.2 二進(jìn)制數(shù) 
 1.1.3 八進(jìn)制數(shù)和十六進(jìn)制數(shù) 
 1.1.4 數(shù)制間的轉(zhuǎn)換 
 1.2 常用編碼 
 1.2.1 二-十進(jìn)制編碼(BCD碼) 
 1.2.2 循環(huán)碼 
 1.2.3 ASCII碼 
 1.3 二極管和三極管的開關(guān)特性 
 1.3.1 二極管的開關(guān)特性 
 1.3.2 三極管的開關(guān)特性 
 1.4 邏輯代數(shù)基礎(chǔ) 
 1.4.1 邏輯變量和邏輯函數(shù) 
 1.4.2 基本邏輯運(yùn)算及基本邏輯門 
 1.4.3 邏輯代數(shù)的基本公式和常用公式 
 1.4.4 邏輯函數(shù)的表示方法 
 1.4.5 邏輯函數(shù)的化簡(jiǎn) 
 習(xí)題1 
第2章 邏輯門電路 
 2.1 分立元件門電路 
 2.1.1 基本邏輯門電路 
 2.1.2 與非門、或非門電路 
 2.2 TTL集成邏輯門電路 
 2.2.1 TTL與非門的工作原理 
 2.2.2 TTL與非門的電壓傳輸特性及抗干擾能力 
 2.2.3 TTL與非門的輸入特性、輸出特性和帶負(fù)載能力 
 2.2.4 TTL與非門的動(dòng)態(tài)特性 
 2.3 其他類型的TTL門電路 
 2.3.1 集電極開路門(OC門) 
 2.3.2 三態(tài)輸出門(TSL門) 
 2.4 MOS邏輯門 
 2.4.1 NMOS門電路 
 2.4.2 CMOS門電路 
 2.5 數(shù)字集成電路使用中應(yīng)注意的問(wèn)題 
 2.5.1 TTL數(shù)字集成電路使用中應(yīng)注意的問(wèn)題 
 2.5.2 CMOS電路使用中應(yīng)注意的問(wèn)題 
 2.5.3 數(shù)字集成電路接口 
 習(xí)題2 
第3章 組合邏輯電路 
 3.1 組合邏輯電路的特點(diǎn) 
 3.2 小規(guī)模集成電路構(gòu)成的組合電路的分析與設(shè)計(jì) 
 3.2.1 分析方法 
 3.2.2 設(shè)計(jì)方法 
 3.3 編碼器 
 3.3.1 二進(jìn)制編碼器 
 3.3.2 優(yōu)先編碼器 
 3.4 譯碼器 
 3.4.1 二進(jìn)制譯碼器 
 3.4.2 二-十進(jìn)制譯碼器 
 3.4.3 半導(dǎo)體數(shù)碼管和七段字形譯碼器 
 3.5 數(shù)據(jù)分配器與數(shù)據(jù)選擇器 
 3.5.1 數(shù)據(jù)分配器 
 3.5.2 數(shù)據(jù)選擇器 
 3.6 數(shù)值比較電路 
 3.6.1 比較原理 
 3.6.2 一位數(shù)值比較器 
 3.6.3 4位數(shù)值比較器 
 3.7 算術(shù)運(yùn)算電路 
 3.7.1 二進(jìn)制加法電路 
 3.7.2 二進(jìn)制減法電路 
 3.7.3 算術(shù)邏輯單元(ALU) 
 3.8 奇偶校驗(yàn)電路 
 3.8.1 奇偶校驗(yàn)的基本原理 
 3.8.2 中規(guī)模集成奇偶發(fā)生器/校驗(yàn)器 
 3.9 中規(guī)模集成電路構(gòu)成的組合電路的設(shè)計(jì)
 3.10 組合邏輯電路的競(jìng)爭(zhēng)?冒險(xiǎn) 
 3.10.1 競(jìng)爭(zhēng)-冒險(xiǎn)的產(chǎn)生 
 3.10.2 競(jìng)爭(zhēng)-冒險(xiǎn)的判斷 
 3.10.3 競(jìng)爭(zhēng)-冒險(xiǎn)的消除 
 習(xí)題3 
第4章 觸發(fā)器 
 4.1 基本觸發(fā)器 
 4.1.1 閂鎖電路及基本RS觸發(fā)器 
 4.1.2 同步RS觸發(fā)器 
 4.1.3 其他功能的觸發(fā)器 
 4.1.4 觸發(fā)器存在的問(wèn)題 
 4.2 TTL集成觸發(fā)器 
 4.2.1 TTL集成JK觸發(fā)器 
 4.2.2 集成D觸發(fā)器 
 4.3 MOS集成觸發(fā)器 
 4.4 觸發(fā)器邏輯功能的轉(zhuǎn)換 
 習(xí)題4 
第5章 時(shí)序邏輯電路 
 5.1 時(shí)序邏輯電路的特點(diǎn)和表示方法 
 5.1.1 時(shí)序邏輯電路的特點(diǎn) 
 5.1.2 時(shí)序邏輯電路的表示方法 
 5.2 時(shí)序邏輯電路的分析方法 
 5.3 寄存器 
 5.3.1 數(shù)碼寄存器 
 5.3.2 鎖存器 
 5.3.3 移位寄存器 
 5.4 計(jì)數(shù)器 
 5.4.1 計(jì)數(shù)器分類 
 5.4.2 二進(jìn)制計(jì)數(shù)器 
 5.4.3 十進(jìn)制計(jì)數(shù)器 
 5.4.4 可逆計(jì)數(shù)器 
 5.4.5 中規(guī)模集成計(jì)數(shù)器構(gòu)成的任意進(jìn)制的計(jì)數(shù)器 
 5.4.6 移位寄存器型計(jì)數(shù)器 
 5.5 順序脈沖發(fā)生器 
 5.6 時(shí)序邏輯電路的設(shè)計(jì)方法 
 習(xí)題5 
第6章 半導(dǎo)體存儲(chǔ)器 
 6.1 概述 
 6.1.1 半導(dǎo)體存儲(chǔ)器的特點(diǎn)及分類 
 6.1.2 半導(dǎo)體存儲(chǔ)器的技術(shù)指標(biāo) 
 6.2 只讀存儲(chǔ)器 
 6.2.1 固定只讀存儲(chǔ)器(ROM) 
 6.2.2 可編程只讀存儲(chǔ)器 
 6.2.3 可擦可編程只讀存儲(chǔ)器 
 6.3 隨機(jī)存取存儲(chǔ)器 
 6.3.1 靜態(tài)RAM 
 6.3.2 動(dòng)態(tài)RAM 
 6.3.3 集成RAM簡(jiǎn)介 
 6.3.4 RAM的擴(kuò)展 
 習(xí)題6 
第7章 可編程邏輯器件 
 7.1 可編程邏輯器件概述 
 7.1.1 可編程ASIC現(xiàn)狀與發(fā)展 
 7.1.2 關(guān)于可編程ASIC器件分類以及選擇問(wèn)題的討論 
 7.1.3 可編程ASIC的一般開發(fā)步驟 
 7.1.4 自頂向下和自底向上設(shè)計(jì)思想 
 7.1.5 設(shè)計(jì)庫(kù)及庫(kù)元件 
 7.1.6 畫層次原理圖 
 7.1.7 層次連接器符號(hào)和總線 
 7.1.8 層次化設(shè)計(jì)的模擬
 7.2 可編程邏輯器件PLD基礎(chǔ) 
 7.2.1 PLD的邏輯表示 
 7.2.2 邏輯陣列的PLD表示法應(yīng)用舉例 
 7.3 通用陣列邏輯GAL基礎(chǔ) 
 7.3.1 GAL的結(jié)構(gòu)及工作原理 
 7.3.2 GAL應(yīng)用舉例 
 習(xí)題7 
第8章 脈沖波形的產(chǎn)生與整形 
 8.1 集成555定時(shí)器及其應(yīng)用
 8.1.1 電路組成及工作原理 
 8.1.2 集成555定時(shí)器的應(yīng)用 
 8.2 門電路構(gòu)成的矩形波發(fā)生器及整形電路 
 8.2.1 多諧振蕩器 
 8.2.2 單穩(wěn)態(tài)觸發(fā)器 
 8.2.3 施密特觸發(fā)器 
 習(xí)題8 
第9章 數(shù)/模和模/數(shù)轉(zhuǎn)換 
 9.1 數(shù)/模轉(zhuǎn)換器(DAC) 
 9.1.1 二進(jìn)制權(quán)電阻DAC 
 9.1.2 R?2R倒T型電阻網(wǎng)絡(luò)DAC 
 9.1.3 DAC的主要技術(shù)指標(biāo) 
 9.1.4 集成DAC舉例 
 9.1.5 D/A轉(zhuǎn)換器應(yīng)用舉例 
 9.2 模/數(shù)轉(zhuǎn)換器(ADC) 
 9.2.1 幾個(gè)基本概念 
 9.2.2 并行比較ADC 
 9.2.3 反饋比較式ADC 
 9.2.4 雙積分型ADC 
 9.2.5 ADC的主要技術(shù)指標(biāo) 
 9.2.6 集成ADC舉例 
 9.2.7 A/D轉(zhuǎn)換器應(yīng)用舉例 
 習(xí)題9 
第10章 數(shù)字系統(tǒng)分析與設(shè)計(jì) 
 10.1 數(shù)字系統(tǒng)概述 
 10.2 數(shù)字系統(tǒng)設(shè)計(jì)語(yǔ)言——寄存器傳送語(yǔ)言 
 10.2.1 基本語(yǔ)句 
 10.2.2 設(shè)計(jì)舉例 
 10.3 簡(jiǎn)易計(jì)算機(jī)的功能分析與電路設(shè)計(jì) 
 10.3.1 簡(jiǎn)易計(jì)算機(jī)基本結(jié)構(gòu)
 10.3.2 簡(jiǎn)易計(jì)算機(jī)框圖設(shè)計(jì) 
 10.3.3 簡(jiǎn)易計(jì)算機(jī)控制器設(shè)計(jì) 
 10.3.4 簡(jiǎn)易計(jì)算機(jī)部件邏輯圖設(shè)計(jì) 
 10.3.5 簡(jiǎn)易計(jì)算機(jī)的實(shí)現(xiàn) 
 習(xí)題10 
附錄A VHDL硬件描述語(yǔ)言簡(jiǎn)介 
 A.1 VHDL語(yǔ)言程序結(jié)構(gòu) 
 A.1.1 實(shí)體
 A.1.2 結(jié)構(gòu)體 
 A.1.3 包集合、庫(kù)及配置 
 A.2 VHDL語(yǔ)言常用語(yǔ)句 
 A.2.1 并行語(yǔ)句 
 A.2.2 順序語(yǔ)句 
 A.3 VHDL語(yǔ)法基礎(chǔ) 
 A.3.1 標(biāo)識(shí)符和保留字 
 A.3.2 數(shù)據(jù)對(duì)象
 A.3.3 數(shù)據(jù)類型 
 A.3.4 數(shù)據(jù)類型的轉(zhuǎn)換 
 A.3.5 運(yùn)算操作符 
附錄B 電氣圖用圖形符號(hào)二進(jìn)制邏輯單元(GB4728.12—85)簡(jiǎn)介 
 B.1 符號(hào)的構(gòu)成 
 B.2 邏輯約定 
 B.3 各種限定性符號(hào) 
 B.4 關(guān)聯(lián)標(biāo)注法 
 B.5 常用器件符號(hào)示例 
附錄C 常用邏輯符號(hào)對(duì)照表 
參考文獻(xiàn)

編輯推薦

  《高等學(xué)校規(guī)劃教材·普通高等教育“十一五”國(guó)家級(jí)規(guī)劃教材:數(shù)字邏輯與數(shù)字系統(tǒng)(第4版)》是電子信息類各專業(yè)平臺(tái)課程教材,可供高校計(jì)算機(jī)、通信、電子、電氣及自動(dòng)化等專業(yè)作為本科生教材,還可供自學(xué)考試、成人教育和電子工程技術(shù)人員自學(xué)使用。

圖書封面

圖書標(biāo)簽Tags

無(wú)

評(píng)論、評(píng)分、閱讀與下載


    數(shù)字邏輯與數(shù)字系統(tǒng) PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7