數(shù)字電子技術基礎

出版時間:2011-10  出版社:電子工業(yè)出版社  作者:常丹華 編  頁數(shù):360  

內(nèi)容概要

  本書為高等學?!笆濉彪姎庾詣踊愐?guī)劃教材之一,也是燕山大學的“數(shù)字電子技術基礎”河北省精品課程配套教材,是根據(jù)近年來數(shù)字電子技術的新發(fā)展和課程組多年的教學實踐積累,針對數(shù)字電子技術課程教學基本要求和學習特點而編寫的。全書包括數(shù)字邏輯基礎、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、半導體存儲器與可編程邏輯器件、脈沖波形的產(chǎn)生與整形、數(shù)模和模數(shù)轉(zhuǎn)換,共8章。考慮到EDA技術已成為數(shù)字電路設計的首要手段,本書加入了目前比較流行的EDA設計軟件MAX+plusⅡ的內(nèi)容,并結合具體章節(jié)給出了軟件的應用方法。本教材可滿足學時較少情況下的教學,適宜48~60學時的教學。為了方便教學和自學,配備有實用的電子課件和習題簡解。

書籍目錄

第1章 數(shù)字邏輯基礎 
 1.1 數(shù)字信號與數(shù)字電路 
  1.1.1 數(shù)字信號 
  1.1.2 數(shù)字電路 
 1.2 數(shù)制和碼制 
  1.2.1 幾種常用的數(shù)制 
  1.2.2 不同數(shù)制間的轉(zhuǎn)換 
  1.2.3 幾種常用的碼制 
 1.3 邏輯代數(shù) 
  1.3.1 邏輯代數(shù)中3種基本運算 
  1.3.2 復合邏輯運算 
  1.3.3 邏輯代數(shù)的基本公式 
  1.3.4 邏輯代數(shù)的常用公式 
  1.3.5 邏輯代數(shù)的基本定理 
 1.4 邏輯函數(shù)及其表示方法 
  1.4.1 邏輯函數(shù)的定義 
  1.4.2 邏輯函數(shù)的表示方法 
  1.4.3 各種表示方法間的相互轉(zhuǎn)換 
 1.5 邏輯函數(shù)的化簡 
  1.5.1 邏輯函數(shù)的最簡形式 
  1.5.2 公式化簡法 
  1.5.3 卡諾圖化簡法 
 1.6* EDA技術概述 
  1.6.1 EDA發(fā)展回顧 
  1.6.2 EDA系統(tǒng)構成 
  1.6.3 EDA工具發(fā)展趨勢 
  1.6.4 EDA工具軟件MAX+plus?、蚝喗椤?br /> 本章小結 
 習題與思考題 
第2章 邏輯門電路 
 2.1 半導體二極管門電路 
  2.1.1 二極管的開關特性 
  2.1.2 二極管門電路 
 2.2 半導體三極管門電路 
  2.2.1 三極管的開關特性 
  2.2.2 三極管反相器 
 2.3 TTL集成門電路 
  2.3.1 TTL反相器電路結構及原理 
  2.3.2 TTL反相器的電壓傳輸特性和抗干擾能力 
  2.3.3 TTL反相器的靜態(tài)輸入特性、輸出特性和負載能力 
  2.3.4 TTL反相器的動態(tài)特性 
  2.3.5 TTL門電路的其他類型 
  2.3.6 TTL集成門系列簡介 
 2.4 CMOS集成門電路 
  2.4.1 MOS管的開關特性 
  2.4.2 CMOS反相器的電路結構和工作原理 
  2.4.3 CMOS反相器的特性及參數(shù) 
  2.4.4 CMOS門電路的其他類型 
  2.4.5 CMOS集成門系列簡介 
 2.5* 集成門電路的實際應用問題 
  2.5.1 集成門電路使用應注意的問題 
  2.5.2 TTL電路與CMOS電路之間的接口問題 
 本章小結 
 習題與思考題 
第3章 組合邏輯電路 
 3.1 概述 
 3.2 組合邏輯電路的分析與設計 
  3.2.1 組合邏輯電路的分析 
  3.2.2 組合邏輯電路的設計方法 
 3.3 常用組合邏輯電路 
  3.3.1 編碼器 
  3.3.2 譯碼器 
  3.3.3 數(shù)據(jù)選擇器 
  3.3.4 加法器 
  3.3.5 數(shù)值比較器 
 3.4 用中規(guī)模集成電路設計組合邏輯電路 
  3.4.1 用譯碼器設計組合邏輯電路 
  3.4.2 用數(shù)據(jù)選擇器設計組合邏輯電路 
  3.4.3 用加法器設計組合邏輯電路 
  3.4.4* 綜合設計 
 3.5 組合邏輯電路的競爭-冒險現(xiàn)象 
  3.5.1 競爭-冒險的概念及其產(chǎn)生原因 
  3.5.2 消除競爭-冒險的方法 
 3.6* 用MAX+plus?、蛟O計組合邏輯電路 
 本章小結 
 習題與思考題 
第4章 觸發(fā)器 
 4.1 概述 
 4.2 基本SR觸發(fā)器(SR鎖存器) 
  4.2.1 由與非門構成的基本SR觸發(fā)器 
  4.2.2 由或非門構成的基本SR觸發(fā)器 
 4.3 同步觸發(fā)器(電平觸發(fā)) 
  4.3.1 同步SR觸發(fā)器 
  4.3.2 同步D觸發(fā)器(D鎖存器) 
 4.4 主從觸發(fā)器(脈沖觸發(fā)) 
  4.4.1 主從SR觸發(fā)器 
  4.4.2 主從JK觸發(fā)器 
 4.5 邊沿觸發(fā)器(邊沿觸發(fā)) 
  4.5.1 維持阻塞結構的邊沿觸發(fā)器 
  4.5.2 基于門電路傳輸延遲的邊沿JK觸發(fā)器 
  4.5.3 邊沿D觸發(fā)器(利用兩個同步D觸發(fā)器構成) 
 4.6 觸發(fā)器的邏輯功能及描述方法 
 4.7 集成觸發(fā)器 
  4.7.1 常用集成觸發(fā)器 
  4.7.2 觸發(fā)器的功能轉(zhuǎn)換 
 4.8 觸發(fā)器應用舉例 
 4.9* 用MAX+plus II驗證觸發(fā)器邏輯功能 
 本章小結 
 習題與思考題 
第5章 時序邏輯電路 
 5.1 時序電路的基本概念 
  5.1.1 時序電路的分類 
  5.1.2 時序電路的基本結構和描述方法 
 5.2 同步時序電路的分析方法 
  5.2.1 同步時序電路的分析任務 
  5.2.2 同步時序電路的分析步驟 
 5.3 寄存器 
  5.3.1 寄存器和移位寄存器結構組成及原理 
  5.3.2 集成(移位)寄存器及其應用 
 5.4 計數(shù)器 
  5.4.1 同步計數(shù)器結構組成及原理 
  5.4.2 異步計數(shù)器結構組成及原理 
  5.4.3 集成計數(shù)器及其應用 
 5.5 同步時序電路的設計方法 
  5.5.1 時序電路設計的基本任務 
  5.5.2 時序電路的設計步驟 
 5.6 用中規(guī)模集成電路設計時序電路 
  5.6.1 用移位寄存器設計 
  5.6.2 用計數(shù)器設計 
  5.6.3 綜合設計 
 5.7* MAX+plus II設計時序邏輯電路 
 本章小結 
 習題與思考題 
第6章 半導體存儲器與可編程邏輯器件 
 6.1 概述 
 6.2 隨機存儲器RAM 
  6.2.1 RAM存儲單元 
  6.2.2 RAM的結構 
  6.2.3 RAM的擴展 
 6.3 只讀存儲器ROM 
  6.3.1 固定ROM 
  6.3.2 可編程只讀存儲器PROM 
  6.3.3 現(xiàn)代常用ROM 
 6.4 可編程邏輯器件PLD 
  6.4.1 PLD基本原理 
  6.4.2 PLD分類 
 6.5 高密度可編程邏輯器件 
  6.5.1 復雜可編程邏輯器件CPLD 
  6.5.2 現(xiàn)場可編程門陣列FPGA 
  6.5.3 基于芯片的設計方法 
 6.6* 硬件描述語言簡介 
  6.6.1 VHDL簡介 
  6.6.2 VHDL描述邏輯電路舉例 
 本章小結 
 習題與思考題 
第7章 脈沖波形的產(chǎn)生與整形 
 7.1 概述 
  7.1.1 矩形脈沖及其基本特性 
  7.1.2 矩形脈沖的產(chǎn)生和整形方法 
 7.2 555定時器及其脈沖電路 
  7.2.1 555定時器及其工作原理 
  7.2.2 由555定時器構成的單穩(wěn)態(tài)觸發(fā)器 
  7.2.3 由555定時器構成的施密特觸發(fā)器 
  7.2.4 由555定時器構成的多諧振蕩器 
 7.3 集成和其他單穩(wěn)態(tài)觸發(fā)器 
  7.3.1 由門電路構成的單穩(wěn)態(tài)觸發(fā)器 
  7.3.2 集成單穩(wěn)態(tài)觸發(fā)器 
 7.4 集成和其他施密特觸發(fā)器 
  7.4.1 由門電路構成的施密特觸發(fā)器 
  7.4.2 集成施密特觸發(fā)器 
 7.5 其他多諧振蕩器 
  7.5.1 由門電路構成的多諧振蕩器 
  7.5.2 石英晶體多諧振蕩器 
 本章小結 
 習題與思考題 
第8章 數(shù)模和模數(shù)轉(zhuǎn)換 
 8.1 概述 
 8.2 數(shù)模轉(zhuǎn)換器(DAC) 
  8.2.1 DAC的基本原理 
  8.2.2 倒T形電阻網(wǎng)絡DAC 
  8.2.3 權電流型DAC 
  8.2.4 數(shù)模轉(zhuǎn)換輸出極性的擴展 
  8.2.5 DAC的主要技術參數(shù) 
  8.2.6 集成DAC 
 8.3 模數(shù)轉(zhuǎn)換器(ADC) 
  8.3.1 ADC的基本原理 
  8.3.2 并聯(lián)比較型ADC 
  8.3.3 逐次漸近型ADC 
  8.3.4 雙積分型ADC 
  8.3.5 ADC的主要技術參數(shù) 
  8.3.6 集成ADC 
 8.4 取樣-保持電路 
 本章小結 
習題與思考題 
附錄A 常用的數(shù)字邏輯集成電路 
附錄B 邏輯符號對照表 
附錄C 部分習題與思考題解答 
參考文獻

圖書封面

評論、評分、閱讀與下載


    數(shù)字電子技術基礎 PDF格式下載


用戶評論 (總計2條)

 
 

  •   正版 正點
    不錯。
  •   速度還是不錯的,正版的書,質(zhì)量不錯!
 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7