出版時(shí)間:2009-6 出版社:電子工業(yè)出版社 作者:Douglas L.Perry 頁數(shù):352
Tag標(biāo)簽:無
內(nèi)容概要
本書從實(shí)用的角度出發(fā),用講解實(shí)例的方法,由淺入深地向讀者依次介紹了VHDL的基本概念、建模的過程、預(yù)定義屬性和配置等基本內(nèi)容,并詳細(xì)地介紹了設(shè)計(jì)描述、邏輯綜合、RTL仿真、布局布線、VITAL仿真,以及系統(tǒng)硬件調(diào)試這樣一個(gè)完整的VHDL設(shè)計(jì)過程。這樣做目的是希望讀者在完成本書的各個(gè)例題后,基本能夠掌握基于VHDL的數(shù)字系統(tǒng)設(shè)計(jì)方法,使其數(shù)字系統(tǒng)的設(shè)計(jì)能力上升到一個(gè)新的水平?! ”緯m合作為高等院校電子及計(jì)算機(jī)類專業(yè),或相關(guān)專業(yè)高年級(jí)學(xué)生或研究生的教材,也可作為工程技術(shù)人員的參考用書。
書籍目錄
第1章 VHDL介紹 1.1 VHDL術(shù)語 1.2 在VHDL中描述硬件 1.3 Entity實(shí)體 1.3.1 結(jié)構(gòu)體 1.3.2 并行信號(hào)賦值 1.3.3 事件安排 1.3.4 語句并行性 1.3.5 結(jié)構(gòu)設(shè)計(jì) 1.3.6 順序行為 1.3.7 進(jìn)程語句 1.3.8 進(jìn)程聲明區(qū)域 1.3.9 進(jìn)程語句部分 1.3.10 進(jìn)程的執(zhí)行 1.3.11 順序語句 1.3.12 結(jié)構(gòu)體選擇 1.3.13 配置語句 1.3.14 配置的作用 本章小結(jié)第2章 行為建?!?.1 行為建模入門 2.2 傳輸延遲與慣性延遲 2.2.1 慣性延遲 2.2.2 傳輸延遲 2.2.3 慣性延遲模型 2.2.4 傳輸延遲模型 2.3 仿真delta 2.4 驅(qū)動(dòng)器 2.4.1 驅(qū)動(dòng)器的創(chuàng)建 2.4.2 壞的多驅(qū)動(dòng)模型 2.5 類屬 2.6 塊語句 2.6.1 塊的構(gòu)成 2.6.2 塊的保護(hù) 本章小結(jié)第3章 順序進(jìn)程 3.1 進(jìn)程語句 3.1.1 敏感列表 3.1.2 進(jìn)程舉例 3.2 信號(hào)賦值與變量賦值 3.2.1 不正確的mux例子 3.2.2 正確的mux例子 3.3 順序語句 3.4 IF語句 3.5 CASE語句 3.6 LOOP循環(huán) 3.6.1 LOOP語句 3.6.2 NEXT語句 3.7 EXIT語句 3.8 ASSERT語句 3.9 WAIT語句 3.9.1 WAIT ON信號(hào) 3.9.2 WAIT UNTIL布爾表達(dá)式 3.9.3 WAIT FOR時(shí)間表達(dá)式 3.9.4 多重WAIT條件 3.9.5 WAIT超時(shí) 3.9.6 敏感列表和WAIT語句 3.10 并行賦值問題 3.11 被動(dòng)進(jìn)程 本章小結(jié)第4章 數(shù)據(jù)類型 4.1 對(duì)象類型 4.1.1 信號(hào) 4.1.2 變量 4.1.3 常數(shù) 4.2 數(shù)據(jù)類型 4.2.1 標(biāo)量類型 4.2.2 復(fù)合類型 4.2.3 不完整類型 4.2.4 文件類型 4.3 文件類型的注意事項(xiàng) 4.4 子類型 本章小結(jié)第5章 子程序和程序包第6章 預(yù)定義屬性第7章 配置第8章 VHDL高級(jí)特性第9章 綜合第10章 VHDL綜合設(shè)計(jì)第11章 高級(jí)設(shè)計(jì)流程第12章 頂層系統(tǒng)設(shè)計(jì)第13章 CPU:綜合描述第14章 CPU:RTL仿真第15章 CPU設(shè)計(jì):綜合結(jié)果 第16章 布局布線第17章 CPU:VITAL仿真第18章 快速調(diào)試技術(shù)附錄A 附錄B 附錄C 附錄D
章節(jié)摘錄
第1章 VHDL介紹 VHSIC硬件描述語言(VHDL)是一門工業(yè)標(biāo)準(zhǔn)語言,用來描述從抽象層次直到具體層次的硬件。VHDL起源于在20世紀(jì)70年代和80年代初美國國防部的工作,它是由ADA語言發(fā)展起來的,至今都可以在VHDL的全部結(jié)構(gòu)以及其他的VHDL的語句中看到它的影子。 VHDL的用戶自它誕生以來迅速增加,目前在全球已有成千上萬的工程師用它來創(chuàng)造復(fù)雜的電子產(chǎn)品。本章將以由淺入深的方式把讀者帶進(jìn)復(fù)雜的vHDL世界。VHDL是一門強(qiáng)有力的語言,具有若干個(gè)語言構(gòu)造,用這些構(gòu)造可以描述非常復(fù)雜的行為。了解VHDL的所有特性不是一項(xiàng)簡單的任務(wù),本章首先以一個(gè)簡單的方式介紹它的復(fù)雜特性,然后再描述它的更加復(fù)雜的用法?! ?986年,VHDL被提議作為IEEE的一個(gè)標(biāo)準(zhǔn)。在經(jīng)歷了若干次的更改和修訂之后,終于在1987年12月被接納作為IEEE 1076標(biāo)準(zhǔn)。IEEE 1076.1987標(biāo)準(zhǔn)vHDL是本書所使用的VHDL。(附錄D中簡短地描述了VHDL 1076—1993)。所有的例子都是用IEEE1076 VHDL描述的,用Model Technology公司的VHDL仿真環(huán)境進(jìn)行了編譯和仿真。綜合的例子是用Exemplaur Logic公司的綜合工具完成的。
圖書封面
圖書標(biāo)簽Tags
無
評(píng)論、評(píng)分、閱讀與下載