可編程邏輯器件實(shí)驗(yàn)

出版時間:2005-9  出版社:電子工業(yè)出版社  作者:江國強(qiáng)  頁數(shù):194  字?jǐn)?shù):332800  

內(nèi)容概要

本書分為3章,包括EDA6000/EDA2000實(shí)驗(yàn)開發(fā)系統(tǒng)、基本實(shí)驗(yàn)和綜合實(shí)驗(yàn)。另外在附錄中還介紹了XILINX開發(fā)環(huán)境的使用方法。全書安排了用原理圖編輯輸入法和VHDL、Verilog HDL文本編輯輸入法實(shí)現(xiàn)的各類數(shù)字電路和系統(tǒng)設(shè)計(jì)實(shí)驗(yàn)。每個實(shí)驗(yàn)都附有思考題,供讀者獨(dú)立完成相關(guān)的實(shí)驗(yàn)。    與本書配套的EDA6000/EDA2000實(shí)驗(yàn)開發(fā)系統(tǒng)軟件和每個實(shí)驗(yàn)設(shè)計(jì)的源文件、目標(biāo)芯片的引腳鎖定文件、實(shí)驗(yàn)?zāi)J轿募傻卿浫A信教育資源網(wǎng)獲得。

書籍目錄

第1章  EDA6000/EDA2000實(shí)驗(yàn)開發(fā)系統(tǒng)  1.1 EDA6000/EDA2000實(shí)驗(yàn)開發(fā)系統(tǒng)的特點(diǎn)  1.2 EDA6000/EDA2000實(shí)驗(yàn)開發(fā)的使用方法  1.3 可編程邏輯器件實(shí)驗(yàn)操作基礎(chǔ)第2章  基本實(shí)驗(yàn)  2.1 實(shí)驗(yàn)1 全加器設(shè)計(jì)  2.2 實(shí)驗(yàn)2 4位加法器設(shè)計(jì)  2.3 實(shí)驗(yàn)3 4選1數(shù)據(jù)選擇器的設(shè)計(jì)  2.4 實(shí)驗(yàn)4 四總線緩沖器的設(shè)計(jì)  2.5 實(shí)驗(yàn)5 3-8線譯碼器的設(shè)計(jì)  2.6 實(shí)驗(yàn)6 BCD-七段顯示譯碼器的設(shè)計(jì)  2.7 實(shí)驗(yàn)7 基本RS觸發(fā)器設(shè)計(jì)  2.8 實(shí)驗(yàn)8 邊沿JK觸發(fā)器設(shè)計(jì)  2.9 實(shí)驗(yàn)9 4位二進(jìn)制加法計(jì)數(shù)器設(shè)計(jì)  2.10 實(shí)驗(yàn)10 4位右移移位寄存器設(shè)計(jì)  2.11 實(shí)驗(yàn)11 有時鐘使能的兩位十進(jìn)制計(jì)數(shù)器設(shè)計(jì)  2.12 實(shí)驗(yàn)12 數(shù)控分頻器的設(shè)計(jì)  2.13 實(shí)驗(yàn)13 譯碼掃描顯示電路設(shè)計(jì)  2.14 實(shí)驗(yàn)14 序列信號檢測器的設(shè)計(jì)  2.15 實(shí)驗(yàn)15 DAC0832電路控制器的設(shè)計(jì)  2.16 實(shí)驗(yàn)16 ADC0809采樣控制器的設(shè)計(jì)第3章  綜合實(shí)驗(yàn)  3.1 實(shí)驗(yàn)1 4位十進(jìn)制頻率計(jì)的設(shè)計(jì)  3.2 實(shí)驗(yàn)2 秒表設(shè)計(jì)  3.3 實(shí)驗(yàn)3 計(jì)時電路設(shè)計(jì)  3.4 實(shí)驗(yàn)4 電子搶答器設(shè)計(jì)  3.5 實(shí)驗(yàn)5 8位CPU的設(shè)計(jì)附錄A EDA6000/EDA2000實(shí)驗(yàn)開發(fā)系統(tǒng)預(yù)先保存的實(shí)驗(yàn)附錄B XILNX開發(fā)環(huán)境的使用方法參考文獻(xiàn)

圖書封面

評論、評分、閱讀與下載


    可編程邏輯器件實(shí)驗(yàn) PDF格式下載


用戶評論 (總計(jì)0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號-7