Xilinx可編程邏輯器件的高級應(yīng)用與設(shè)計技巧

出版時間:2004-8  出版社:電子工業(yè)出版社  作者:孫 航  頁數(shù):416  字?jǐn)?shù):686000  
Tag標(biāo)簽:無  

內(nèi)容概要

   本書以淺入深出、圖文并茂的方式,全面介紹了全球最大可編程器件生產(chǎn)商Xilinx的CoolRunner-Ⅱ、Spartan-3、Virtex-Ⅱ和Virtex-Ⅱ Pro等一系列最新器件的結(jié)構(gòu)和特性;同時還用較大篇幅介紹了最新設(shè)計開發(fā)環(huán)境ISE 6及其輔助設(shè)計工具,可編程邏輯器件的高級應(yīng)用和設(shè)計技巧,基于CPLD/FPGA的8位和32位嵌入式處理器的原理與設(shè)計,高速串行數(shù)據(jù)通信接口設(shè)計和信號完整性設(shè)計等內(nèi)容。
本書既是從事消費類電子產(chǎn)品設(shè)計、通信系統(tǒng)設(shè)計、嵌入式處理器系統(tǒng)設(shè)計及控制設(shè)備開發(fā)設(shè)計人員不可或缺的、針對性非常強的技術(shù)書籍,又可作為邏輯和專用集成電路設(shè)計相關(guān)專業(yè)高年級本科及研究生教學(xué)、科研參考書。

書籍目錄

第1章  CoolRunner-Ⅱ系列器件結(jié)構(gòu)及描述 1.1  概述 1.2  CoolRunner-Ⅱ器件的邏輯結(jié)構(gòu) 1.3  CoolRunner-Ⅱ器件的時序模型 1.4  CoolRunner-Ⅱ器件的設(shè)計和使用 1.5  本章小結(jié)第2章  Virtex-Ⅱ/Virtex-Ⅱ Pro系列器件結(jié)構(gòu)及描述 2.1  概述 2.2  Virtex-Ⅱ系列器件結(jié)構(gòu)和特性 2.3  Virtex-Ⅱ Pro系列器件結(jié)構(gòu)和特性 2.4  Virtex-Ⅱ Pro X系列器件簡介 2.5  本章小結(jié)第3章  Spartan-ⅡE和Spartan-3系列器件結(jié)構(gòu)及描述 3.1  概述 3.2  Spartan-ⅡE系列FPGA 3.3  Spartan-3系列FPGA 3.4  本章小結(jié)第4章  ISE 6.x設(shè)計工具簡介和使用 4.1  概述 4.2  Xilinx設(shè)計流程 4.3  ISE 6.1軟件的使用 4.4  引腳與區(qū)域約束編輯器(PACE) 4.5  Xilinx綜合技術(shù)XST 4.6  Xilinx器件的設(shè)計實現(xiàn) 4.7  Xilinx器件的編程和配置工具iMPACT 4.8  本章小結(jié)第5章  ISE 6的輔助設(shè)計工具 5.1  概述 5.2  IP核生成工具 5.3  布局規(guī)劃器 5.4  FPGA底層編輯器 5.5  集成化邏輯分析工具 5.6  XPower功耗分析工具 5.7  本章小結(jié)第6章  約束設(shè)計與時序分析 6.1  概述 6.2  時序約束 6.3  約束編輯器 6.4  時序分析器 6.5  本章小結(jié)第7章  可編程邏輯器件的高級設(shè)計 7.1  概述 7.2  宏生成器 7.3  增量設(shè)計 7.4  模塊化設(shè)計 7.5  本章小結(jié)第8章  Xilinx可編程邏輯器件設(shè)計技巧 8.1  概述 8.2  可編程邏輯器件的時鐘設(shè)計 8.3  同步設(shè)計與提高器件工作速度 8.4  存儲器設(shè)計 8.5  可編程邏輯器件FPGA的配置 8.6  可編程邏輯器件的電源、接地和去耦網(wǎng)絡(luò)設(shè)計 8.7  LVDS接口設(shè)計 8.8  CPLD器件設(shè)計中需注意的一些問題 8.9  本章小結(jié)第9章  Virtex-Ⅱ Pro MGT高速串行I/O設(shè)計 9.1  概述 9.2  Virtex-Ⅱ Pro Rocket I/O體系結(jié)構(gòu) 9.3  Virtex-Ⅱ Pro Rocket I/O原理與應(yīng)用 9.4  Virtex-Ⅱ Pro MGT設(shè)計范例 9.5  本章小結(jié)第10章  32位嵌入式處理器設(shè)計 10.1 概述 10.2  Virtex-Ⅱ Pro的PowerPC 405處理器內(nèi)核概述 10.3  MicroBlaze 32位嵌入式處理器概述 10.4  基于Virtex-Ⅱ Pro器件的超級控制器 10.5  PowerPC 405和MicroBlaze嵌入式處理器的設(shè)計流程 10.6  PowerPC 405和MicroBlaze處理器設(shè)計范例 10.7  為處理器增加外圍設(shè)備設(shè)計范例 10.8  本章小結(jié)第11章  PicoBlaze  8位嵌入式微控制器設(shè)計 11.1  概述 11.2  PicoBlaze的邏輯結(jié)構(gòu) 11.3  PicoBlaze設(shè)計流程 11.4  重新定制PicoBlaze處理器和設(shè)計范例 11.5  本章小結(jié)第12章  高速電路設(shè)計和信號完整性分析 12.1  概述 12.2  信號完整性的提出 12.3  高速電路設(shè)計和端接技術(shù) 12.4  本章小結(jié)第13章  第三方設(shè)計與開發(fā)工具 13.1  概述 13.2  ModelSim仿真驗證工具 13.3  Synplify和Synplify Pro高性能綜合工具 13.4  本章小結(jié)

圖書封面

圖書標(biāo)簽Tags

評論、評分、閱讀與下載


    Xilinx可編程邏輯器件的高級應(yīng)用與設(shè)計技巧 PDF格式下載


用戶評論 (總計1條)

 
 

  •   還行,沒看完,需要的時候再翻
 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7