出版時間:2008-3 出版社:人民郵電出版社 作者:鄒虹 編 頁數(shù):340 字?jǐn)?shù):532000
Tag標(biāo)簽:無
內(nèi)容概要
“數(shù)字電路與邏輯設(shè)計”是高等學(xué)校理工科專業(yè)一門重要的專業(yè)基礎(chǔ)課。全書共9章,系統(tǒng)介紹了數(shù)字電路的基本理論、邏輯分析和設(shè)計的基本方法。主要內(nèi)容有數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、集成觸發(fā)器、時序邏輯電路、硬件描述語言(VHDL)、半導(dǎo)體存儲器和可編程邏輯器件、D/A和A/D轉(zhuǎn)換、脈沖電路等。? 本書緊扣教學(xué)大綱,內(nèi)容系統(tǒng)全面,章節(jié)編排合理,概念清晰,注重應(yīng)用,語言流暢,可讀性強。各章末附有適量習(xí)題,書末有附錄。? 本書可作為高等學(xué)校理工科通信、電子信息、計算機、自動化等專業(yè)的教科書,也可作為研究生入學(xué)考試的輔導(dǎo)教材和有關(guān)工程技術(shù)人員的參考書。
書籍目錄
第1章 數(shù)字邏輯基礎(chǔ) 1.1 引論 1.1.1 數(shù)字電路的由來及發(fā)展 1.1.2 模擬/數(shù)字信號 1.1.3 數(shù)字電路的特點 1.1.4 數(shù)字集成電路的分類 1.2 數(shù)制和編碼 1.2.1 數(shù)制 1.2.2 不同數(shù)制間的轉(zhuǎn)換 1.2.3 常用編碼 1.3 邏輯代數(shù) 1.3.1 三種基本邏輯關(guān)系 1.3.2 復(fù)合邏輯關(guān)系 1.3.3 邏輯代數(shù)的基本公式、三個規(guī)則和常用公式 1.3.4 邏輯函數(shù)及其表示方法 1.3.5 邏輯函數(shù)的化簡方法 習(xí)題 第2章 邏輯門電路 2.1 晶體三極管反相器 2.1.1 晶體三極管反相器的工作原理 2.1.2 晶體三極管反相器輸出波形的改善 2.1.3 晶體管反相器的負(fù)載能力 2.2 TTL集成邏輯門 2.2.1 TTL與非門的典型電路及工作原理 2.2.2 TTL與非門的主要外特性及參數(shù) 2.2.3 TTL集成門電路使用注意事項 2.2.4 TTL與非門的改進(jìn)電路 2.2.5 其他類型的TTL門電路 2.3 發(fā)射極耦合邏輯門(ECL) 2.3.1 電路的基本結(jié)構(gòu) 2.3.2 ECL門的工作特點 2.4 MOS集成門 2.4.1 MOS反相器 2.4.2 NMOS門電路 2.4.3 CMOS門電路 2.4.4 CMOS集成電路使用注意事項 習(xí)題 第3章 組合邏輯電路 3.1 用傳統(tǒng)方法分析和設(shè)計組合邏輯電路 3.1.1 組合邏輯電路分析 3.1.2 組合邏輯電路設(shè)計 3.2 中規(guī)模組合邏輯電路 3.2.1 編碼器 3.2.2 譯碼器 3.2.3 數(shù)據(jù)選擇器和數(shù)據(jù)分配器 3.2.4 運算電路(加法器) 3.2.5 數(shù)值比較器 3.2.6 奇偶校驗器 3.3 用中規(guī)模集成器件實現(xiàn)組合邏輯電路 3.3.1 用數(shù)據(jù)選擇器實現(xiàn)組合邏輯電路 3.3.2 用譯碼器實現(xiàn)組合邏輯電路 3.3.3 用全加器實現(xiàn)組合邏輯電路 3.4 組合邏輯電路中的競爭冒險現(xiàn)象 3.4.1 產(chǎn)生競爭冒險的原因 3.4.2 消除競爭冒險的方法 習(xí)題 第4章 集成觸發(fā)器第5章 時序邏輯電路第6章 硬件描述語言(VHDL) 第7章 半導(dǎo)體存儲器和可編程邏輯器件 第8章 D/A和A/D轉(zhuǎn)換第9章 脈沖電路附錄A 常用基本邏輯單元國標(biāo)符號與非國標(biāo)符號對照表 附錄B 半導(dǎo)體集成電路型號命名法 附錄C 常用中、小規(guī)模集成電路產(chǎn)品型號索引 參考文獻(xiàn)
編輯推薦
《普通高等院校電子信息類系列教材·數(shù)字電路與邏輯設(shè)計》可作為高等學(xué)校理工科通信、電子信息、計算機、自動化等專業(yè)的教科書,也可作為研究生入學(xué)考試的輔導(dǎo)教材和有關(guān)工程技術(shù)人員的參考書。
圖書封面
圖書標(biāo)簽Tags
無
評論、評分、閱讀與下載