出版時間:2008-1 出版社:中國鐵道 作者:陳利永,鄭明編著 頁數(shù):239 字數(shù):365000
內(nèi)容概要
本書主要介紹數(shù)字電子技術的知識。主要內(nèi)容有數(shù)字邏輯基礎、門電路、組合邏輯電路、時序邏輯電路、脈沖產(chǎn)生和整形電路、數(shù)/模和模/數(shù)轉換器。本書除了介紹上述內(nèi)容外,在附錄部分還介紹了如何利用Multisim軟件和MATLAB軟件的仿真功能實現(xiàn)數(shù)字電路的仿真,在附錄E中還介紹了EDA技術在數(shù)字電路設計中的應用,并介紹了如何利用Quartus II軟件的仿真功能對所設計的數(shù)字頻率計進行時序仿真,以確定數(shù)字系統(tǒng)設計的正確性,以幫助學生掌握EDA的基本概念和技術。 本書適合作為計算機和電氣信息類各專業(yè)本科生學習硬件基礎課程的教材,也可以作為電子信息專業(yè)學生研究生考試的復習參考書。
書籍目錄
第1章 數(shù)字邏輯基礎 1.1 概述 1.1.1 數(shù)字電路與邏輯設計課程所研究的問題 1.1.2 數(shù)制 1.1.3 數(shù)制的轉換 1.1.4 碼制 1.1.5 算術運算 1.2 邏輯代數(shù)基礎 1.2.1 邏輯“與”的關系 1.2.2 邏輯“或”的關系 1.2.3 邏輯“非”的關系 1.2.4 邏輯運算的復合關系 1.2.5 正邏輯和負邏輯 1.3 邏輯代數(shù)的基本關系式和常用公式 1.3.1 邏輯代數(shù)的基本關系式 1.3.2 基本定律 1.3.3 常用的公式 1.3.4 基本定理 1.4 邏輯函數(shù)的表示方法 1.4.1 邏輯函數(shù)的表示方法 1.4.2 邏輯函數(shù)的真值表表示法 1.4.3 邏輯函數(shù)式 1.4.4 邏輯圖 1.4.5 工作波形圖 1.5 邏輯函數(shù)式的化簡 1.5.1 公式化簡法 1.5.2 邏輯函數(shù)的卡諾圖化簡法 1.5.3 具有無關項的邏輯函數(shù)的化簡 1.6 研究邏輯函數(shù)的兩類問題 1.6.1 給定電路分析功能 1.6.2 給定邏輯問題設計電路三 1.7 小結和討論 習題和思考題第2章 門電路 2.1 概述 2.2 分立元件門電路 2.2.1 二極管與門電路 2.2.2 二極管或門電路 2.2.3 三極管非門電路 2.2.4 分立器件的復合門電路 2.3 TTL集成門電路 2.3.1 TTL門電路的組成及工作原理 2.3.2 TTL門電路的輸入特性曲線和輸出特性曲線 2.3.3 TTL與非門電路 2.3.4 TTL或非門電路 2.3.5 集電極開路的門電路(OC門) 2.3.6 三態(tài)門電路(TS門) 2.4 COMS門電路 2.4.1 CMOS反相器電路的組成和工作原理 2.4.2 CMOS與非門電路的組成和工作原理 2.4.3 CMOS或非門電路的組成和工作原理 2.4.4 CMOS傳輸門電路的組成和工作原理 2.5 集成電路使用知識簡介 2.5.1 國產(chǎn)集成電路型號的命名法 2.5.2 集成門電路的主要技術指標 2.5.3 多余輸入腳的處理 2.5.4 TTL與CMOS的接口電路 2.6 小結與討論 習題和思考題第3章 組合邏輯電路 3.1 概述 3.1.1 組合邏輯電路的特點 3.1.2 組合邏輯電路的分析和綜合方法 3.2 常用的組合邏輯電路 3.2.1 編碼器 3.2.2 優(yōu)先編碼器 3.2.3 譯碼器 3.2.4 顯示譯碼器 3.2.5 數(shù)據(jù)選擇器 3.2.6 加法器 3.2.7 數(shù)值比較器 3.2.8 只讀存儲器(ROM) 3.2.9 可編程邏輯器件(PLD) 3.3 用中規(guī)模集成電路實現(xiàn)組合邏輯電路的綜合例題 3.4 組合邏輯電路中的競爭冒險現(xiàn)象 3.4.1 競爭冒險現(xiàn)象 3.4.2 競爭冒險現(xiàn)象的判斷方法 3.5 小結和討論 習題和思考題第4章 時序邏輯電路第5章 脈沖產(chǎn)生和整形電路第6章 數(shù)/模和模/數(shù)轉換器數(shù)字電子電路期末練習題附錄A 數(shù)字電路讀圖常識附錄B 常用數(shù)字集成電路型號及引腳附錄C Multisim軟件在數(shù)字電路中的應用附錄D 用MATLAB的Simulink環(huán)境實現(xiàn)數(shù)字邏輯電路的仿真附錄E EDA技術在數(shù)字電路設計中的應用參考文獻
圖書封面
評論、評分、閱讀與下載