基于模型的設(shè)計(jì)

出版時(shí)間:2012-2  出版社:機(jī)械工業(yè)出版社  作者:劉杰  頁(yè)數(shù):352  

內(nèi)容概要

本書以Q0dus II]1.O/DSP Buildll.0&Matlab
R201la為軟件平臺(tái),圍繞基于模型設(shè)計(jì)這一核心思想,介紹了完整的傳統(tǒng)FPGA開(kāi)發(fā)流程、MathWorks公司發(fā)布的基于Simulink
HDL Coder&Filter Builder的開(kāi)發(fā)FP—cA的最新解決方案、基于標(biāo)準(zhǔn)模塊庫(kù)的DSP
Builder設(shè)計(jì)方法,基于高級(jí)模塊庫(kù)的DsP Buiu。r設(shè)計(jì)方法、基于高級(jí)模塊庫(kù)的設(shè)計(jì)實(shí)例。
本書可作為航天軍工、通信與圖像處理、FPGA/ASIC、數(shù)字信號(hào)處理等領(lǐng)域廣大開(kāi)發(fā)人員的技術(shù)手冊(cè),也可以作為高校電類專業(yè)學(xué)習(xí)FPGA/DSP或基于模型設(shè)計(jì)的教材。

書籍目錄

序言1
序言2
前言
第1章 Altera系列FPGA的傳統(tǒng)開(kāi)發(fā)
 1.1FPGA的傳統(tǒng)開(kāi)發(fā)流程
 1.2建立一個(gè)工程
  1.2.1啟動(dòng)Quartus II軟件
  1.2.2創(chuàng)建工程目錄
  1.2.3打開(kāi)Quartus II新工程向?qū)?br />  1.2.4設(shè)置工程目錄、名稱以及頂層模塊
  1.2.5添加設(shè)計(jì)文件
  1.2.6指定芯片
  1.2.7配置第三方工具
 1.3設(shè)計(jì)輸入
  1.3.1添加設(shè)計(jì)文件
  1.3.2配置芯片屬性
  1.3.3語(yǔ)法分析
 1.4仿真和驗(yàn)證
  1.4.1添加Altera仿真庫(kù)
  1.4.2行為仿真(RTL級(jí)仿真)
  1.4.3功能仿真
  1.4.4時(shí)序仿真
 1.5下載運(yùn)行
 1.6用SignalTap II觀測(cè)信號(hào)
  1.6.1新建SignalTap II文件(stp)
  1.6.2設(shè)置JTAG鏈
  1.6.3添加觀察信號(hào)
  1.6.4SignalTap信號(hào)配置
  1.6.5觀察信號(hào)波形
 1.7時(shí)序約束TimeQuest
  1.7.1使用TimeQuest
  1.7.2執(zhí)行時(shí)序分析 
  1.7.3查看時(shí)序分析結(jié)果
 1.8優(yōu)化
  1.8.1全局優(yōu)化
  1.8.2綜合優(yōu)化
  1.8.3適配優(yōu)化
  1.8.4使用優(yōu)化向?qū)?br /> 1.9功耗分析
 1.10用圖形方式開(kāi)發(fā)
  1.10.1生成自己的模塊
  1.10.2新建圖形設(shè)計(jì)文件
  1.10.3添加設(shè)計(jì)模塊
 1.11Qsys系統(tǒng)集成工具入門
  1.11.1Qsys的設(shè)計(jì)流程
  1.11.2Tutorial簡(jiǎn)介
  1.11.3創(chuàng)建Qsys功能模塊系統(tǒng)
  1.11.4整合層次化系統(tǒng)
  1.11.5在系統(tǒng)控制臺(tái)進(jìn)行硬件驗(yàn)證
  1.11.6對(duì)自定義組件進(jìn)行仿真
第2章 Simulink HDL Coder & Filterbuilder
 2.1基于Simulink HDL Coder的最新開(kāi)發(fā)流程
  2.1.1搭建流水燈的功能模型
  2.1.2流水燈的代碼模型
  2.1.3聯(lián)合仿真
  2.1.4自動(dòng)生成代碼并建立工程
  2.1.5SignalTap II測(cè)試
  2.1.6硬件測(cè)試
 2.2基于filterbuilder的濾波器設(shè)計(jì)實(shí)驗(yàn)
  2.2.1選擇要設(shè)計(jì)的濾波器類型
  2.2.2設(shè)計(jì)高通濾波器參數(shù)
  2.2.3查看所設(shè)計(jì)的高通濾波器響應(yīng)曲線
  2.2.4查看濾波器的紋波系數(shù)
  2.2.5查看濾波器的沖激響應(yīng)與極零點(diǎn)
  2.2.6查看生成的濾波器系數(shù)
  2.2.7創(chuàng)建定點(diǎn)模型
  2.2.8生成VHDL代碼
  2.2.9速度優(yōu)先與面積優(yōu)先
  2.2.10創(chuàng)建高通濾波器模塊
  2.2.11模型的功能驗(yàn)證
  2.2.12用Fixed?Point Advisor/Fixed?Point Tool作定點(diǎn)化處理
  2.2.13重新對(duì)定點(diǎn)模型進(jìn)行功能驗(yàn)證
  2.2.14生成符合要求的高通濾波器代碼
  2.2.15對(duì)生成的VHDL代碼進(jìn)行SignalTap Ⅱ測(cè)試
 ……
第3章DSP Builder標(biāo)準(zhǔn)模塊庫(kù)設(shè)計(jì)
第4章DSP Builder高級(jí)模塊庫(kù)設(shè)計(jì)
參考文獻(xiàn)

章節(jié)摘錄

版權(quán)頁(yè):插圖:

編輯推薦

《基于模型的設(shè)計(jì)(Qsys篇)》編輯推薦:Altera 公司與Math Works公司聯(lián)合推薦,Qsys、Simulink HDL Coder、DSP Builder標(biāo)準(zhǔn)模塊庫(kù)設(shè)計(jì)、DSP Builder高級(jí)模塊庫(kù)設(shè)計(jì)、基于模型設(shè)計(jì)與傳統(tǒng)設(shè)計(jì)融合、軟硬件設(shè)計(jì)融合、對(duì)傳統(tǒng)設(shè)計(jì)理念的挑戰(zhàn)。

圖書封面

評(píng)論、評(píng)分、閱讀與下載


    基于模型的設(shè)計(jì) PDF格式下載


用戶評(píng)論 (總計(jì)13條)

 
 

  •   讀了一部分,對(duì)以前的技術(shù)能力整合有啟發(fā)。
  •   正在學(xué)習(xí)者方面的內(nèi)容,對(duì)我很有幫助
  •   這種書建議多出,內(nèi)容蠻好,較新。
  •   一塊很有用的工具書
  •   概念么 真不清楚 很新
  •   和介紹的有不太一樣.內(nèi)容沒(méi)有介紹的好.
  •   還沒(méi)有看,翻了下,感覺(jué)還好
  •   一本超爛的書,純屬為了騙錢而編的一本書,沒(méi)有任何實(shí)質(zhì)內(nèi)容
  •   這個(gè)作者寫了不少書。但是沒(méi)一本是好的,全是內(nèi)容的堆徹。。。。
  •   這是我買的最沒(méi)有意義的書了。。。
  •   對(duì)于做算法仿真來(lái)講,且有一定基礎(chǔ),絕對(duì)的好書!將dsp,matalb,quartus完美融合!希望這樣的書多些啊
  •   可能是自身能力有限 反正買過(guò)的一本很爛,看不懂 不條理 扔了可惜了
  •   剛看第一章就發(fā)現(xiàn)好幾處錯(cuò)誤,此書不適合初學(xué)者,此書適合具有一定開(kāi)發(fā)經(jīng)驗(yàn)的并且能夠修改錯(cuò)誤的工程師使用
 

250萬(wàn)本中文圖書簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7