出版時(shí)間:2008-1 出版社:機(jī)械工業(yè)出版社 作者:Stephen Brown Zvonko Vranesic 頁數(shù):479 譯者:夏宇聞
Tag標(biāo)簽:無
內(nèi)容概要
本書系統(tǒng)介紹數(shù)字邏輯基本概念與實(shí)際應(yīng)用。主要內(nèi)容包括:邏輯電路、組合邏輯、算術(shù)運(yùn)算電路、存儲(chǔ)元件、同步時(shí)序電路(有限狀態(tài)機(jī))、異步時(shí)序電路、測試等。本書內(nèi)容全面,概念清楚,結(jié)合了邏輯設(shè)計(jì)最新技術(shù)的發(fā)展?! ”緯m合作為電子工程、通信工程、計(jì)算機(jī)等專業(yè)數(shù)字邏輯設(shè)計(jì)課程的教材或教學(xué)參考書,也可作為相關(guān)技術(shù)人員的參考書。
作者簡介
Stephen Brown 擁有加拿大新布魯斯威克大學(xué)電機(jī)工程學(xué)士學(xué)位,多倫多大學(xué)電機(jī)工程碩士和博士學(xué)位。目前他是多倫多大學(xué)電機(jī)與計(jì)算機(jī)工程系教授,同時(shí)也是Aktera公司多倫多技術(shù)中心的開發(fā)工程和大學(xué)計(jì)劃部主任。其研究方向包括:現(xiàn)場可編程超大規(guī)模集成電路技術(shù)和計(jì)算機(jī)體系結(jié)
書籍目錄
譯者序譯者簡介序言前言作者簡介第1章 設(shè)計(jì)概念 1.1 數(shù)字硬件 1.1.1 標(biāo)準(zhǔn)芯片 1.1.2 可編程邏輯器件 1.1.3 定制芯片 1.2 設(shè)計(jì)過程 1.3 數(shù)字硬件的設(shè)計(jì) 1.3.1 基本設(shè)計(jì)循環(huán) 1.3.2 計(jì)算機(jī)的結(jié)構(gòu) 1.3.3 數(shù)字硬件單元的設(shè)計(jì) 1.4 本書中的電路設(shè)計(jì) 1.5 理論和實(shí)踐 參考文獻(xiàn)第2章 邏輯電路入門 2.1 變量和函數(shù) 2.2 反相 2.3 真值表 2.4 邏輯門和邏輯網(wǎng)絡(luò) 2.5 布爾代數(shù) 2.5.1 維恩圖 2.5.2 符號和術(shù)語 2.5.3 運(yùn)算的優(yōu)先級別 2.6 用與門、或門和非門進(jìn)行綜合 2.7 與非以及或非邏輯網(wǎng)絡(luò) 2.8 設(shè)計(jì)舉例 2.8.1 三路燈光控制 2.8.2 多路選擇器電路 2.9 計(jì)算機(jī)輔助設(shè)計(jì)工具簡介 2.9.1 設(shè)計(jì)輸入 2.9.2 綜合 2.9.3 功能仿真 2.9.4 物理設(shè)計(jì) 2.9.5 時(shí)序仿真 2.9.6 芯片配置 2.10 Verilog簡介 2.10.1 邏輯電路的結(jié)構(gòu)描述 2.10.2 邏輯電路的行為描述 2.10.3 編寫Verilog代碼必須注意的關(guān)鍵點(diǎn) 2.11 小結(jié) 2.12 問題求解舉例 練習(xí)題 參考文獻(xiàn)第3章 實(shí)現(xiàn)技術(shù) 3.1 晶體管開關(guān) 3.2 NMOS邏輯門 3.3 CMOS邏輯門 3.4 負(fù)邏輯系統(tǒng) 3.5 標(biāo)準(zhǔn)芯片 3.6 可編程邏輯器件……第4章 邏輯函數(shù)的優(yōu)化實(shí)現(xiàn)第5章 數(shù)的表示和算術(shù)電路第6章 組合電路構(gòu)件塊第7章 觸發(fā)器、寄存器、計(jì)數(shù)器和簡單處理器第8章 同步時(shí)序電路第9章 異步時(shí)序電路第10章 數(shù)字系統(tǒng)設(shè)計(jì)第11章 邏輯電路測試第12章 計(jì)算機(jī)輔助設(shè)計(jì)工具附錄A Verilog參考資料附錄B 輔導(dǎo)教材1——使用Quartus Ⅱ計(jì)算機(jī)輔助設(shè)計(jì)軟件附錄C 輔導(dǎo)教材2——用Altera器件實(shí)現(xiàn)電路附錄D 輔導(dǎo)教材3——在FPGA中的物理實(shí)現(xiàn)附錄E 商業(yè)器件
圖書封面
圖書標(biāo)簽Tags
無
評論、評分、閱讀與下載
數(shù)字邏輯基礎(chǔ)與Verilog設(shè)計(jì) PDF格式下載